EEPW首頁(yè) >>
主題列表 >>
asic
asic 文章 進(jìn)入asic技術(shù)社區
FPGA挑戰特殊應用,將吞食更多市場(chǎng)

- ? 根據牧本定律(Makimoto’s?Wave),從2007年開(kāi)始的10年,進(jìn)入了在可編程性基礎上的客戶(hù)定制產(chǎn)品流行時(shí)代。專(zhuān)做標準產(chǎn)品的FPGA也在悄然分化,更加面向特定的應用?! D1?牧本浪潮 中小廠(chǎng)商:面向便攜式應用 盡管每年ASIC的新開(kāi)工數量不斷走低,但是FPGA玩家圈子似乎沒(méi)有因此擴大,還好像越來(lái)越小——誰(shuí)也不愿意成為圈內兩大FPGA巨頭血斗的第三者。并且以低功耗見(jiàn)長(cháng)的QuickLogic首先跳出了這個(gè)“紅?!?,直奔便攜式應用的藍?!狢SSP(客戶(hù)特殊標
- 關(guān)鍵字: FPGA ASIC USB Xilinx Altera
基于DSP的人工耳蝸語(yǔ)音處理器設計

- 摘要:傳統的人工耳蝸語(yǔ)音處理器采用ASIC設計,投入成本高,可移植性差,設計了一種基于A(yíng)的人工耳蝸語(yǔ)音處理器。該處理器采用雙麥克風(fēng)接受語(yǔ)音信號,實(shí)現了語(yǔ)音信號的自適應噪聲消除和CIS(Continuous Interleaved Sampling)方案。同一段語(yǔ)音由DSP采樣處理得到的刺激脈沖與MATLAB采樣處理的結果基本相同。實(shí)驗結果表明,基于DSP的人工耳蝸語(yǔ)音處理器能實(shí)現語(yǔ)音信號中噪聲的消除并得到良好的刺激脈沖。 關(guān)鍵詞:DSP;人工耳蝸;自適應噪聲消除;語(yǔ)音處理器 人工耳蝸又稱(chēng)人造耳蝸、電子
- 關(guān)鍵字: DSP ASIC
軟件無(wú)線(xiàn)電設計中ASIC、FPGA和DSP的選擇策略探討
- ASIC、FPGA和DSP的應用領(lǐng)域呈現相互覆蓋的趨勢,使設計人員必須在軟件無(wú)線(xiàn)電結構設計中重新考慮器件選擇策略...
- 關(guān)鍵字: ASIC DSP FPGA 無(wú)線(xiàn)電
DPO與示波器技術(shù)的發(fā)展
- 1DPO的特點(diǎn)數字熒光示波器DPO(DigitalphosphorOscilloscopes)是Tektronix公司新推陳出新出的一種示...
- 關(guān)鍵字: DPO 示波器技術(shù) ASIC
比特幣礦工忙,臺積電受惠大
- 中國人行不承認比特幣(Bitcoin)為交易貨幣,但比特幣在PayPal等網(wǎng)站上仍可使用,全球仍有許多「礦工」投入挖礦行列。由于專(zhuān)業(yè)「挖礦機」需要強大的平行運算功能來(lái)進(jìn)行比特幣挖礦,高階繪圖晶片及專(zhuān)用特殊應用晶片(ASIC)需求強勁,臺積電(2330)受惠最大。 比特幣的發(fā)行不需透過(guò)第三方單位,而是由蘊藏比特幣的礦山,每10分鐘主動(dòng)產(chǎn)生一個(gè)區塊,只要完成區塊內數據運算,就可獲得比特幣。由于比特幣每4年的每一區域產(chǎn)量將減少一半,現在每區域只能生產(chǎn)25個(gè)比特幣,所以參與運算的「礦工」,就得利用專(zhuān)業(yè)「
- 關(guān)鍵字: 臺積電 ASIC
OTN幀頭定位電路優(yōu)化研究

- 在OTN幀結構中,Serdes在從高速的串行數據中恢復出數據后,數據只是按順序以64bit為寬度重新放置,并沒(méi)有按字節對齊,所以后續電路無(wú)法直接使用這樣的數據。需要幀頭定位電路找到幀頭后,把所有的數據按字節對齊。但是將OTN數據轉換為并行的數據后,存在著(zhù)數據速率高,位寬大的問(wèn)題。在A(yíng)SIC或FPGA中,大量的大位寬的數據,是不容易運行在較高的速率下的。所以需要對幀定位電路進(jìn)行簡(jiǎn)化,以使得電路在大位寬時(shí),仍然能夠進(jìn)行高速運行。研究了OTN數據的幀結構后,提出了一種適合于高速率的、大位寬的處理電路。
- 關(guān)鍵字: OTN FPGA Serdes ASIC 幀定位 201401
Xilinx 20nm All Programmable UltraScale產(chǎn)品系列現已面世
- 賽靈思宣布推出20nm All Programmable UltraScale?產(chǎn)品系列,并配套提供產(chǎn)品技術(shù)文檔和Vivado?設計套件支持。繼2013年11月首款20nm芯片發(fā)貨后,賽靈思繼續積極推動(dòng)UltraScale器件系列發(fā)貨進(jìn)程。該器件系列采用業(yè)界唯一的ASIC級可編程架構以及Vivado ASIC增強型設計套件和UltraFast?設計方法,提供了可媲美ASIC級的性能優(yōu)勢。
- 關(guān)鍵字: 賽靈思 UltraScale ASIC 以太網(wǎng)
asic介紹
ASIC(Application Specific Integrated Circuit)是專(zhuān)用集成電路。
目前,在集成電路界ASIC被認為是一種為專(zhuān)門(mén)目的而設計的集成電路。是指應特定用戶(hù)要求和特定電子系統的需要而設計、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶(hù)的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優(yōu)點(diǎn)。
ASIC分 [ 查看詳細 ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
