<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > ASIC和SoC設計中嵌入式存儲器的優(yōu)化

ASIC和SoC設計中嵌入式存儲器的優(yōu)化

作者: 時(shí)間:2014-04-03 來(lái)源:網(wǎng)絡(luò ) 收藏

本文引用地址:http://dyxdggzs.com/article/256959.htm

在傳統的大規模設計中,芯片的物理空間大致可分為用于新的定制邏輯、用于可復用邏輯(第三方或傳統的內部)和用于嵌入式存儲三部分。

當各廠(chǎng)商為芯片產(chǎn)品的市場(chǎng)差異化(用于802.11n的無(wú)線(xiàn)DSP+RF、藍牙和其他新興無(wú)線(xiàn)標準)而繼續開(kāi)發(fā)各自獨有的自定義模塊,第三方(USB核、以太網(wǎng)核以及CPU/微控制器核)占用的芯片空間幾乎一成未變時(shí),所占比例卻顯著(zhù)上升(參見(jiàn)圖1)。


圖1:當前的設計中,在總可用芯片空間中所占比例逐漸升高。

Semico Research 2013年發(fā)布的數據顯示,大多數設計中,各式占用的芯片空間已超過(guò)50%.此外,許多大規模SoC嵌入式存儲器的使用目的和主要性能也各不相同,如圖2所示。


圖2:多核SoC的各種嵌入式存儲器IP.

由于可以根據設計目的,通過(guò)采用正確的SoC存儲器類(lèi)型來(lái)優(yōu)化設計,因此,對于設計師來(lái)說(shuō),利用各種存儲器IP具有非常重要的意義。設計師可通過(guò)恰當分配各種存儲器IP所占比例,實(shí)現速度、功耗、空間(密度)以及非易失性等各種性能參數的優(yōu)化。

嵌入式存儲器的主要設計標準

各種應用設計中,最佳存儲器IP的確定主要基于以下5個(gè)驅動(dòng)因素,如圖3所示:

1功率

2速度

3可靠性/良率

4密度

5成本


圖3:確定存儲器IP的主要因素。

通過(guò)對上述各性能決定要素進(jìn)行權衡,可得到最優(yōu)解決方案。許多情況下,存儲器編譯器可根據輸入存儲器設計生成流程中的各種驅動(dòng)因素,自動(dòng)生成性能經(jīng)過(guò)優(yōu)化的特定存儲器IP.同樣重要的是,存儲器IP的支持性結構應適用可靠的驗證方法,且生成的IP良率最高。最后,為實(shí)現產(chǎn)量與質(zhì)量的最優(yōu)化,存儲器編譯器還應直接生成GDSII,無(wú)需人工干預或調整。其他要素還包括良好的設計余量控制、對自動(dòng)測試圖形向量生成和內建自測試(BIST)的支持。此外,最好具備通過(guò)BIST的單步執行進(jìn)行硅片調試的功能。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: ASIC 嵌入式存儲器 SoC IP

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>