首頁(yè) > 新聞中心 > 汽車(chē)電子 > 動(dòng)力總成與電驅
摘 要:本文提出了一種LED點(diǎn)陣屏實(shí)現256級灰度顯示的新方法。詳細分析了其工作原理。并依據其原理,設計出了基于FPGA 的控制電路。關(guān)鍵詞:256級灰度;LED點(diǎn)陣屏;FPGA;電路......
摘 要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點(diǎn)FFT、求功率譜和累加3組信號的功率譜......
摘 要:本文介紹了應用于磁軸承的雙DSP熱備容錯控制方案,該方案采用時(shí)鐘同步技術(shù),由總線(xiàn)表決模塊實(shí)現系統的容錯處理,硬件判決模塊實(shí)現硬件故障判斷。由中心仲裁模塊根據兩判決模塊的結果進(jìn)行......
摘 要:本文在分析了非對稱(chēng)同步FIFO的結構特點(diǎn)及其設計難點(diǎn)的基礎上,采用VHDL描述語(yǔ)言,并結合FPGA,實(shí)現了一種非對稱(chēng)同步FIFO的設計。關(guān)鍵詞:非對稱(chēng)同步FIFO;VHDL;F......
摘 要:本文介紹了基于TMS320VC33 DSP芯片的應變力測試系統的設計,給出了結構原理框圖,并圍繞DSP設計了測試系統的中斷、復位子系統、存儲子系統和通信子系統。同時(shí)還對測試系統......
摘 要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時(shí)間的方案,并詳細介紹了該方案基于FPGA的實(shí)現方法。通過(guò)對所設計的鎖相環(huán)進(jìn)行計算機仿真和硬件測試,表明該方案確實(shí)可以提高鎖相環(huán)的捕......
摘 要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個(gè)高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實(shí)現進(jìn)行了仿真驗證,給出了測試結果。關(guān)鍵詞......
引言世界正處于高科技下一波快速增長(cháng)的開(kāi)端, DSP已經(jīng)成為業(yè)界公認的、將按指數增長(cháng)的技術(shù)焦點(diǎn)。目前,大多數DSP設計已經(jīng)能在半導體生產(chǎn)商(如T1、ADI、Freescale等)提供的通用DSP芯片上實(shí)現。通用處理器的價(jià)格......
2004年8月A版 Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿(mǎn)足低成本大批量應用需求。 市場(chǎng)驅動(dòng)......
摘 要:本文介紹了一種用FPGA實(shí)現的HDLC轉E1的協(xié)議控制器,能實(shí)現將速率為N......
43.2%在閱讀
23.2%在互動(dòng)