EEPW首頁(yè) >>
主題列表 >>
塊浮點(diǎn)
塊浮點(diǎn) 文章 進(jìn)入塊浮點(diǎn)技術(shù)社區
一種高速并行FFT處理器的VLSI結構設計
- 萬(wàn)紅星 陳 禾 韓月秋 (北京理工大學(xué) 電子工程系信號與信息處理專(zhuān)業(yè),北京 100081) 摘 要:在OFDM系統的實(shí)現中,高速FFT處理器是關(guān)鍵。在分析了基4按時(shí)域抽取快速傅立葉變換(FFT)算法特點(diǎn)的基礎上,研究了一種高性能FFT處理器的硬件結構。此結構能同時(shí)從四個(gè)并行存儲器中讀取蝶形運算所需的4個(gè)操作數,極大地提高了處理速度。此結構控制單元簡(jiǎn)單,便于模塊化設計。經(jīng)硬件驗證,達到設計要求。在系統時(shí)鐘為100MHz時(shí),1024點(diǎn)18位復數FFT的計算時(shí)間為13µs。 關(guān)鍵
- 關(guān)鍵字: FFT 蝶形單元 塊浮點(diǎn) 流水線(xiàn)
一種高效的復信號處理芯片設計
- 摘 要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點(diǎn)FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點(diǎn)FFT和求功率譜復用一個(gè)蝶形單元。本芯片由單片FPGA實(shí)現,計算精度高、速度較快,滿(mǎn)足雷達系統的實(shí)時(shí)處理要求。關(guān)鍵詞: FFT;蝶形單元;塊浮點(diǎn);功率譜; FPGA 引言復信號處理芯片是某雷達系統的一部分。雷達系統的實(shí)時(shí)處理特點(diǎn)要求芯片運
- 關(guān)鍵字: FFT FPGA 蝶形單元 功率譜 塊浮點(diǎn)
共2條 1/1 1 |
塊浮點(diǎn)介紹
您好,目前還沒(méi)有人創(chuàng )建詞條塊浮點(diǎn)!
歡迎您創(chuàng )建該詞條,闡述對塊浮點(diǎn)的理解,并與今后在此搜索塊浮點(diǎn)的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對塊浮點(diǎn)的理解,并與今后在此搜索塊浮點(diǎn)的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
