基于LEON3處理器和Speed協(xié)處理器的復雜SoC設計實(shí)現*

圖9 觸發(fā)中斷響應的zero_flag信號
本文引用地址:http://dyxdggzs.com/article/94563.htm
圖10 在A(yíng)ltera StratixII 2S180中的仿真結果
結語(yǔ)
本項目利用LEON3的高性能、易編程、開(kāi)源等優(yōu)點(diǎn),開(kāi)發(fā)了AHB總線(xiàn)接口和DMA控制器,實(shí)現了Speed專(zhuān)用信號處理器的軟件可編程,大大簡(jiǎn)化了Speed用戶(hù)的開(kāi)發(fā)過(guò)程。有待改進(jìn)之處是,1)當前Speed可處理40bit數據,而Leon3是32bit,沒(méi)有最大限度發(fā)揮Speed的運算能力;2)如果在LEON3上運行RTEMS (Real Time Executive for Multiprocessor Systems) 操作系統,將進(jìn)一步方便用戶(hù)擴展LEON3的利用價(jià)值。
參考文獻:
[1]Gaisler Research, www.gaisler.com
[2]王振榮, 王偉勛. 基于CPCI總線(xiàn)的通用信號處理平臺研究[J],現代電子技術(shù),2007.7
[3]郭二輝, 洪一, 汪顥等. GA3816器件在時(shí)域脈沖壓縮處理中的應用[J], China Science and Technology Information, 2006.6
評論