UCC27321高速MOSFET驅動(dòng)芯片的功能與應用
A、MOSFET管工作在高頻時(shí),必須注意以下兩點(diǎn)[1]:
?、俦M可能減少MOSFET各端點(diǎn)的連接線(xiàn)長(cháng)度,特別是柵極引線(xiàn)。若不行,可在靠近柵極處串聯(lián)一小電阻以便抑制寄生振蕩。(如圖2)
?、谟捎贛OSFET的輸入阻抗高,驅動(dòng)電源的輸出阻抗必須比較低,以避免正反饋引起的振蕩。特別是MOSFET的直流輸入阻抗非常高,而它的交流輸入阻抗是隨頻率而改變的,因此MOSFET的驅動(dòng)波形的上升和下降時(shí)間與驅動(dòng)脈沖發(fā)生器的阻抗有關(guān)。

B、MOSFET的最佳驅動(dòng)特性應具有:
?、俟β使荛_(kāi)通時(shí),驅動(dòng)電路提供的柵極電壓應有快速的上升沿,并一開(kāi)始有一定的過(guò)沖,以加速開(kāi)通過(guò)程。
?、诠β使軐ㄆ陂g,應能在任何負載情況下都能保證功率管處于導通狀態(tài),且使功率管Vds在管子導通的前提下壓降較低,以保證低的導通損耗。
?、坳P(guān)斷瞬時(shí),驅動(dòng)電路應提供足夠的反壓,使漏極電流迅速下降,加速關(guān)斷過(guò)程。(圖3為最佳柵極驅動(dòng)電壓波形)

4 UCC27321使用注意事項
?、烹娐凡季稚系目紤][2,3]:
UCC27321的最大輸入電流為500mA,輸入信號可以由PWM控制芯片或邏輯門(mén)產(chǎn)生。我們不需要對輸入信號進(jìn)行整形而刻意減小驅動(dòng)速度。若想限制其驅動(dòng)速度,可在其輸出端與負載間串一個(gè)電阻,有助于吸收驅動(dòng)芯片的損耗。
驅動(dòng)芯品的低阻抗和高di/dt,都會(huì )帶來(lái)寄生電感和寄生電容產(chǎn)生的振鈴。為盡可能消除這些不良影響,我們在電路布局上應加以注意:
總的來(lái)說(shuō),驅動(dòng)電路應盡可能的靠近負載。在UCC27321的輸出側VDD和地之間跨接一個(gè)1uF的低ESR電容以濾除電源高頻分量。將PIN1和PIN8、PIN4和PIN5相連;輸出端PIN6和PIN7相連后接至負載。
PGND、AGND之間,兩個(gè)VDD引腳之間都存在一個(gè)較小的阻抗。為了使輸入、輸出電源和地之間進(jìn)行解耦,同時(shí)利用上述特征,可在5腳和8腳之間跨接一個(gè)1uF的低ESR電容(有助于獲得大的驅動(dòng)電流),在1腳和4腳之間跨接一個(gè)0.1uF的陶瓷電容以降低輸出阻抗。若想獲得進(jìn)一步的解耦,可在PIN1和PIN8之間串一小磁環(huán)以消除電流振蕩;在PIN4和PIN5之間加一對反并聯(lián)二極管,實(shí)現PGND和AGND之間的解耦。
由于在MOSFET開(kāi)通時(shí)UCC27321能提供很大的充電電流,根據公式

?、乞寗?dòng)電流和功率要求[4,5]
在MOSFET開(kāi)通時(shí)UCC27321能提供幾百納秒的9A峰值電流,使其迅速開(kāi)通;為求迅速關(guān)斷,驅動(dòng)芯片應能對地提供同樣高的放電電流。由于功率MOSFET為容性負載,開(kāi)通時(shí)MOSFET柵極電壓偏置為Vg,則給電容的充電能量可簡(jiǎn)單地看作為:

Ciss為MOSFET輸入電容,Vg為柵極偏置電壓。
當電容放電時(shí),對地傳輸的能量也為E。這樣芯片提供的功率損耗為:

其中:

如果驅動(dòng)芯片與柵極之間沒(méi)有串接額外的電阻,則電路回路的阻抗會(huì )消耗這一部分能量即所有的能量會(huì )損耗在驅動(dòng)芯片內部:電容充電和放電時(shí)各消耗一半能量。以下舉例說(shuō)明這一情況:

根據以上方程式可以確定功率MOSFET的所需柵極電壓。
上拉電阻相關(guān)文章:上拉電阻原理
評論