<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 使用NAND門(mén)的基本邏輯門(mén)

使用NAND門(mén)的基本邏輯門(mén)

作者: 時(shí)間:2023-09-05 來(lái)源:電子產(chǎn)品世界 收藏

主要有三種類(lèi)型,即 AND 門(mén)、OR 門(mén)和 NOT 門(mén)。每種都有自己不同的邏輯功能。因此,在這些基本的幫助下,我們可以得到任何邏輯函數或任何布爾或其他邏輯表達式。

本文引用地址:http://dyxdggzs.com/article/202309/450233.htm

基本邏輯門(mén)的真值表:

了解每個(gè)邏輯門(mén)的功能對熟悉轉換非常重要。

1.NOT 邏輯門(mén):

這種邏輯門(mén)是數字邏輯電路中最簡(jiǎn)單的一種。該邏輯門(mén)只有兩個(gè)端子,一個(gè)用于輸入,另一個(gè)用于輸出。門(mén)的輸入是二進(jìn)制數,即只能是 1 或 0。邏輯門(mén)輸出端的輸出總是與輸入端相反,也就是說(shuō),如果輸入端為 1,則輸出端為 0,反之亦然。

可能出現的級數由 2a 計算得出(輸入數由 "a "計算得出)。

NOT 柵極的真值表如下 -NOT 柵極真值表

NOT Gate Truth Table

2.AND 邏輯門(mén)

這種邏輯門(mén)由兩個(gè)輸入端和一個(gè)輸出端組成。這種邏輯門(mén)的工作原理是,當且僅當兩個(gè)輸入端都是二進(jìn)制 1 時(shí),我們才會(huì )在輸出端得到二進(jìn)制 1。如果任一輸入端為二進(jìn)制 0,則輸出端為二進(jìn)制 0。

可能的相位數 = 2n =22 = 4。

AND 門(mén)的真值表如下 -AND 門(mén) - 真值表

AND Gate - Truth Table

3.OR 邏輯門(mén)

與 AND 邏輯門(mén)一樣,OR 邏輯門(mén)也是一種基本邏輯門(mén),它有兩個(gè)輸入端和一個(gè)輸出端。如果任一輸入端處于低電平階段,即二進(jìn)制 0,那么輸出端將為高電平,即二進(jìn)制 1。如果只有兩個(gè)輸入端都處于二進(jìn)制低電平階段,則輸出將是二進(jìn)制低電平。

可能的相位數 = 2n =22 = 4。

OR 門(mén)真值表如下 -OR 門(mén) - 真值表

OR Gate - Truth Table

4. 門(mén):

邏輯門(mén)是 NOT 邏輯門(mén)和 AND 邏輯門(mén)的組合。因此, 門(mén)由 AND 門(mén)和反相門(mén)組成。這些門(mén)的工作原理是,只有當兩個(gè)輸入端都處于二進(jìn)制低電平狀態(tài)(即 0)時(shí),我們才能在門(mén)的輸出端得到二進(jìn)制 1;而如果任何一個(gè)輸入端處于二進(jìn)制高電平狀態(tài)(即 1),那么我們得到的輸出將是二進(jìn)制低電平狀態(tài)(即 0)。

NAND 邏輯門(mén)的表達式和真值表如下所示

NAND Gate - Truth Table

將 NAND 門(mén)轉換為其他基本門(mén):

1. 用 NAND 門(mén)構建 NOT 門(mén):

用 NAND 柵極構建 NOT 柵極

Construction of NOT Gate with NAND Gate

我們只需要一個(gè)輸入端,因此 NAND 門(mén)的兩個(gè)輸入端都被短路,如上圖所示?,F在,當我們在輸入端輸入二進(jìn)制 1 時(shí),由于 NAND 邏輯門(mén)的特性,輸出端將得到 0,這可以從 NAND 邏輯門(mén)的真值表中看出。

2.使用 NAND 門(mén)構建 AND 門(mén):

使用 NAND 邏輯門(mén)構建 NOT 邏輯門(mén)

Construction of NOT Gate with NAND Gate

3.使用 NAND 邏輯門(mén)構建 OR 邏輯門(mén):

使用 NAND 柵極構建 OR 柵極

Construction of OR Gate with NAND Gate

在熟悉這些之前,我們應該先熟悉摩根定理,它指出積的補數等于補數之和。

(AB) ̄ = A ̄ + B ̄            —-       EQ 1

如上圖所示,使用了兩個(gè) NAND 門(mén),每個(gè)門(mén)的輸入端都很短,因此輸出為 =  A ̄B ̄

現在將此輸出給另一個(gè) NAND 門(mén),得到的輸出為-Equation

所需元件

集成電路

CD7402 - 1

R1 (1K) - 1

LED - 1



關(guān)鍵詞: NAND 邏輯門(mén)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>