<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 業(yè)界動(dòng)態(tài) > DDR5內存芯片:美光在2019新策略

DDR5內存芯片:美光在2019新策略

作者: 時(shí)間:2018-10-30 來(lái)源:網(wǎng)絡(luò ) 收藏

  隨著(zhù)科技的發(fā)展,DIY行業(yè)又一次迎來(lái)了春天,各類(lèi)產(chǎn)品層出不窮,而成為內存的老牌廠(chǎng)商,為無(wú)數玩家提供縱橫游戲的尖端裝備,近日,內部有消息稱(chēng),已經(jīng)開(kāi)始研發(fā)16Gb容量的產(chǎn)品,并計劃在2019年底量產(chǎn)。

本文引用地址:http://dyxdggzs.com/article/201810/393566.htm



  作為DDR4內存的繼任者,內存在性能上自然要高出DDR4一大截。近日,正式公布了內存的詳細規格。

  從美光公布的文件來(lái)看,DDR5內存將從8GB容量起步,最高可達單條32GB,I/O帶寬能達到3.2-6.4Gbps,同時(shí)電壓1.1V,內存帶寬將為DDR4內存的兩倍。

  DDR5 SDRAM的主要特性是芯片容量,而不僅僅是更高的性能和更低的功耗。DDR5預計將帶來(lái)4266至6400 MT / s的I / O速度,電源電壓降至1.1 V,允許的波動(dòng)范圍為3%(即±0.033V)。每個(gè)模塊使用兩個(gè)獨立的32/40位通道(不使用/或使用ECC)。此外,DDR5將具有改進(jìn)的命令總線(xiàn)效率(因為通道將具有其自己的7位地址(添加)/命令(Cmd)總線(xiàn)),更好的刷新方案以及增加的存儲體組以獲得額外的性能。

  事實(shí)上,Cadence甚至表示,與DDR4相比,改進(jìn)的DDR5功能將使實(shí)際帶寬提高36%,即使在3200 MT / s(此聲明必須進(jìn)行測試)和4800 MT / s速度開(kāi)始,與DDR4-3200相比,實(shí)際帶寬將高出87%。與此同時(shí),DDR5最重要的特性之一將是超過(guò)16 Gb的單片芯片密度。

  此外,美光還表示他們將在2018年成功流片DDR5內存樣品,并將在2019年實(shí)現正式量產(chǎn)。

  在日前美光公布的2018財年第四季度和全年財報中可以看出截止美光第四財季收入84.40億美元(均按GAAP),同比增長(cháng)37.5%,毛利率61.0%,同比提高10.3個(gè)百分點(diǎn),凈利潤43.25億美元,同比增長(cháng)82.6%。

  整個(gè)2018財年美光的財務(wù)報表更是異常搶眼:收入303.91億美元,同比增長(cháng)49.5%,毛利率58.9%,同比提高17.4個(gè)百分點(diǎn),凈利潤141.35億美元,同比大漲178%!

  DRAM內存貢獻了美光總收入的超過(guò)70%,是絕對的主力,而且同比增長(cháng)了47%,毛利率更是高達恐怖的71%,而且均價(jià)還在穩定或微漲。NAND閃存收入占比也超過(guò)25%,增長(cháng)21%,毛利率也有48%。

  美光CEO Sanjay Mehrotra更是表示,在創(chuàng )紀錄業(yè)績(jì)的支撐下,美光已經(jīng)成為僅次于Intel的美國第二大半導體企業(yè)。

  作為半導體行業(yè)三大支柱的存儲器產(chǎn)業(yè),競爭的重點(diǎn)集中在制造工藝和產(chǎn)能,從而為有效降低成本,最終贏(yíng)得市場(chǎng)提供保證,生產(chǎn)制造能力是存儲器廠(chǎng)商的核心競爭力。

  對于美光科技這家內存和儲存巨擘來(lái)說(shuō),現在正值充滿(mǎn)挑戰的時(shí)期,因為他們已在儲存領(lǐng)域落后于三星(Samsung)、海力士(SK Hynix)和東芝(Toshiba)等競爭對手。其混合內存立方體(Hybrid Memory Cube;HMC)和Automata處理器等突破性產(chǎn)品,未能取得明顯的成長(cháng)動(dòng)能,再加上與英特爾(Intel)共同設計的3DXPoint內存延遲,而使得美光的收益被推遲至2020年。

  美光科技的高層認為,深度學(xué)習的崛起將有助于推動(dòng)對于內存和儲存的需求。這筆1億美元的創(chuàng )投基金將有助于美光科技利用AI趨勢擴展該公司涉及的DRAM、NAND和NOR Flash內存等應用領(lǐng)域,其目標在于藉由投資于A(yíng)I的硬件、軟件和服務(wù),從而推動(dòng)該公司的成長(cháng),特別是在該公司看好的自動(dòng)駕駛、AR/VR以及工廠(chǎng)自動(dòng)化等技術(shù)領(lǐng)域。



關(guān)鍵詞: DDR5 美光

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>