NAND FLASH在儲存測試系統中的應用
圖3是從K9K8G08UOM存儲器中存入數據以后通過(guò)上位機軟件讀取的數據。經(jīng)驗證,讀取的數據與往K9K8G08UOM存儲器中寫(xiě)入的數據一致。
2 NAND FLASkI Memory的硬件部分
本設計當中,FLASH的數據輸入輸出口、控制端口通過(guò)調理電路與FPGA的端口相連,圖4所示是其硬件連接電路。
從圖4中可知,FLASH的數據輸入輸出端口I/00~7、控制端口/CE、是通過(guò)芯片SN54LV245與FPGA相連;FLASH的控制端口cLE、ALE、/WE、/RE通過(guò)芯片SN54LV245和芯片74HCl4與ITGA相連。其中F-CLE、F-ALE、F—WE、F-RE、F—CE、F-R/Bur是FPGA的I/O口,是FPGA邏輯的輸入輸出口。CLE、ALE信號是FLASH存儲器命令、地址鎖存使能信號,/WE是保證命令、地址、數據能否及時(shí)正確的寫(xiě)入FLASH的信號,/RE信號控制著(zhù)數據的讀取,這些信號的精確度關(guān)系著(zhù)FLASH存儲、讀數功能的實(shí)現。所以,這些信號的好壞直接關(guān)系著(zhù)FLASH的正常工作。經(jīng)實(shí)踐的電路調試,這些信號在傳輸過(guò)程中受到了其它因素的干擾,信號明顯失真,在電路中加入74HCl4(非門(mén))以后,信號會(huì )變得光滑,準確。
芯片SN54LV245是八進(jìn)制三態(tài)總線(xiàn)收發(fā)器,DIR=1時(shí),總線(xiàn)傳輸方向從A→B;DIR=0時(shí),總線(xiàn)傳輸方向從B→A。/OE是片選信號。/0E,DIR信號是由FPGA內部編程邏輯控制的。
FL,ASH接口中,為了保證/wE、/RE、/CE、R/B控制信號初始狀態(tài)無(wú)效,由硬件電路實(shí)現端口值拉高。本設計中不使用寫(xiě)保護功能,所以/WP端口也接上了上拉電阻。
3 結束語(yǔ)
基于閃存技術(shù)的固態(tài)存儲器存儲密度大,功耗小,可靠性高,體積小重量輕且成本也在不斷降f氐,在航空應用中有良好的應用前景。在設計儲存測試系統時(shí)選用大容量的NAIXD FLASH存儲器大大提高了儲存、讀取速度,并且設計電路結構簡(jiǎn)單,易于修改。
評論