低功耗FPGA電子系統優(yōu)化方法
圖5(a)為PFw、PFi的估算值,圖5(b)為測量值,其中黑線(xiàn)為PFw,灰線(xiàn)為PFi。圖6為測得的PSw值。由于y為讀寫(xiě)時(shí)間占空比,所以(1-y)為系統空閑時(shí)間占空比,故系統平均功耗P為:
P=(PFw+PSw)?y+PFi(1-y) (2)
又:y=6 kHz/x MHz (3)
由(2)、(3)式和圖5、圖6中的數據,可得P關(guān)于x的曲線(xiàn)圖,如圖7所示。本文引用地址:http://dyxdggzs.com/article/191793.htm
通過(guò)對比估算值與實(shí)測值發(fā)現,估算值與實(shí)測值曲線(xiàn)基本吻合,它們的最小點(diǎn)都出現在x為9 MHz處。
由以上結果可知,當讀寫(xiě)頻率與讀寫(xiě)時(shí)間占空比不同時(shí),系統整體功耗是有差距的。系統采用(9 MHz,6.7×10-4)的參數是最省功耗的,即系統每秒鐘以9 MHz頻率工作6.7×10-4 s,其余時(shí)間空閑,比系統用其他讀寫(xiě)頻率和讀寫(xiě)時(shí)間占空比的平均功耗要小。在所取樣點(diǎn)中,最小功耗值比樣點(diǎn)中的平均功耗值節約了10%左右的功耗,可見(jiàn)此方法在現實(shí)設計中可以很好地對系統功耗進(jìn)行優(yōu)化。
對電子系統來(lái)說(shuō),減少功耗可以帶來(lái)很多好處,除了簡(jiǎn)化系統的散熱處理及系統集成方面的工序、節約成本外,還能提高系統可靠性、降低熱噪聲干擾等。對便攜式儀器、野外工作儀器等電池供電的系統來(lái)說(shuō),還能延長(cháng)電池壽命,減少更換電池的麻煩。
評論