<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > FPGA工程師應如何挑選ADC和DAC

FPGA工程師應如何挑選ADC和DAC

作者: 時(shí)間:2013-07-19 來(lái)源:網(wǎng)絡(luò ) 收藏

濾波

大多數一直將模擬輸出保持到下一個(gè)采樣周期,這將對輸出頻率域產(chǎn)生良好的效果。用戶(hù)將注意到這兩個(gè)圖像均存在于整個(gè)輸出頻譜中,由于在0.5FS時(shí)正弦效應將接近4dB(3.92dB),所有奈奎斯特區域中的輸出信號都出現衰減(如圖1所示)。這兩大問(wèn)題均可利用濾波器來(lái)解決。

FPGA工程師應如何挑選ADC和DAC

用戶(hù)可以像實(shí)現FIR濾波器一樣輕松實(shí)現正弦校正濾波器。開(kāi)發(fā)該濾波器最簡(jiǎn)單的方法就是利用下列方程式來(lái)繪制正弦衰減特性。

先創(chuàng )建校正因子,該因子是所計算出衰減系數的倒數,然后再執行逆傅里葉變換,以獲取所需要設計濾波器的系數。通常情況下,用戶(hù)需要采用幾個(gè)抽頭才能實(shí)現該濾波器。表2給出了濾波器的前11個(gè)系數,同時(shí)圖2還給出了針對衰減的補償。

FPGA工程師應如何挑選ADC和DAC

在系統測試

眾多這類(lèi)系統都將利用轉換器實(shí)現終端應用的具體性能特征,如CDMA或GSM等。為實(shí)現該項性能而進(jìn)行的測試需要在測試系統(任意波形生成器、邏輯分析儀、模式生成器、頻譜分析儀等)方面進(jìn)行大量的投入。但是,高度的可重編程靈活性使用戶(hù)能將特定的測試程序插入至器件中,這樣既可以捕獲并分析的輸出也可以提供激勵,從而減少對更多額外測試設備的需要。

轉換101

由于通常需要與和DAC接口相連,因而對于任何來(lái)說(shuō),基本了解這些器件參數的重要性非常關(guān)鍵。如果用戶(hù)計劃在設計驗證與調試過(guò)程中利用FPGA的可重編程靈活性來(lái)測試轉換器的性能,這一點(diǎn)尤其有用。

模擬信號相關(guān)文章:什么是模擬信號


fpga相關(guān)文章:fpga是什么


模數轉換器相關(guān)文章:模數轉換器工作原理


脈寬調制相關(guān)文章:脈寬調制原理

上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: FPGA ADC DAC 工程師

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>