<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx

賽靈思兩款產(chǎn)品榮獲“2009中國電子低功耗創(chuàng )新設計獎”

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司日前宣布,其全新一代旗艦產(chǎn)品系列-高性能Virtex??-6和低成本Spartan??-6獲得了中國電子學(xué)會(huì )、2009中國電子技術(shù)年會(huì )組委會(huì )認可,在4月9日舉行的“2009中國電子技術(shù)年會(huì )”上榮獲中國電子學(xué)會(huì )、2009中國電子技術(shù)年會(huì )組委會(huì )頒發(fā)的“2009中國電子低功耗創(chuàng )新設計獎”。半導體設計領(lǐng)域獲中國電子學(xué)會(huì )此項殊榮的只有兩家企業(yè)?! 〉凸膭?chuàng )新設計獎是由中國電子學(xué)會(huì )頒發(fā)的,為表?yè)P低功耗設計方面有巨大突破的廠(chǎng)商所設立的獎項,旨在
  • 關(guān)鍵字: Xilinx  半導體  可編程邏輯  

賽靈思聯(lián)手北工大共建教育部人才培養模式創(chuàng )新實(shí)驗區

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX)?)和北京工業(yè)大學(xué)?(北工大)?日前宣布,賽靈思聯(lián)手北工大和中國教育部共同投資的北工大-賽靈思軟件工程(嵌入式系統方向)聯(lián)合人才培養模式創(chuàng )新實(shí)驗區今天隆重成立。該實(shí)驗區包括三所由賽靈思公司及中國政府資助的專(zhuān)門(mén)用于嵌入式系統設計的實(shí)驗室組成,覆蓋面積達?2,000?平米,均配備了整套先進(jìn)的軟硬件、IP?和工具。另外,在未
  • 關(guān)鍵字: xilinx  嵌入式  可編程邏輯  

賽靈思開(kāi)啟目標設計平臺時(shí)代

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司日前宣布:公司隆重推出全新一代旗艦產(chǎn)品系列-高性能Virtex??-6和低成本Spartan??-6?FPGA,開(kāi)啟了?“目標設計平臺”新時(shí)代。新的目標設計平臺將幫助系統設計工程師極大地提高生產(chǎn)力,?并將開(kāi)發(fā)成本降至最低?! ≡诋斍俺錆M(mǎn)挑戰的商業(yè)和技術(shù)環(huán)境中,為了保持創(chuàng )新能力和競爭力,可編程能力越來(lái)越多地成為電子產(chǎn)品生產(chǎn)商的必需。賽靈思聯(lián)合第三方合作伙伴新推出的目標設計平臺為系統設計師提供了更簡(jiǎn)單、更智能且在戰略
  • 關(guān)鍵字: Xilinx  Spartan-6  Virtex-6 FPGA  

賽靈思交付行業(yè)首個(gè)目標設計平臺

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX)?)今天宣布,致力于加速基于Virtex?-6?和?Spartan?-6?現場(chǎng)可編程門(mén)陣列?(FPGA)?片上系統?(SoC)?解決方案開(kāi)發(fā)的賽靈思基礎目標設計平臺隆重推出。這款基礎級目標設計平臺在完全集成的評估套件中融合了ISE??設計套件?11.2版本、擴展的IP
  • 關(guān)鍵字: Xilinx  Virtex  Spartan  FPGA   

賽靈思積極推動(dòng)中美兩國下一代工程師培養與文化交流

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)今天宣布成為北京大學(xué)(北大)與美國加州大學(xué)洛杉機分校(UCLA)新成立的科學(xué)與工程聯(lián)合研究學(xué)院的首家贊助企業(yè)。本周在北京大學(xué)舉辦的研究學(xué)院成立儀式上,?北大校長(cháng)周其鳳院士與UCLA校長(cháng)Gene?Block教授共同簽署了合作協(xié)議,相關(guān)政府官員、業(yè)界領(lǐng)導和學(xué)術(shù)界專(zhuān)家共同參加了簽字儀式?! ⌒鲁闪⒌目茖W(xué)與工程聯(lián)合研究學(xué)院致力于為兩所大學(xué)的多學(xué)科合作研究提供大力支持。除了工程實(shí)驗室合作,兩
  • 關(guān)鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  

賽靈思第三次榮膺美國《CRO雜志》“最佳企業(yè)公民100強”

  • ?  2009?年?3月?24日,北京——全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:?XLNX))今日宣布,在3月6日紐約賓夕法尼亞俱樂(lè )部(Penn?Club)揭曉的美國《CRO雜志》2009年“最佳企業(yè)公民100強”中,賽靈思公司再次榮登榜單。這已是賽靈思連續第三年獲此殊榮,并仍保持在前70位的排名?!  禖RO雜志》“最佳企業(yè)公民100強”是唯一一份全部基于公開(kāi)信息評選的榜單,它將
  • 關(guān)鍵字: Xilinx  可編程邏輯  CRO  

克服FPGA I/O引腳分配挑戰(08-100)

  • ?  對于需要在PCB板上使用大規模FPGA器件的設計人員來(lái)說(shuō),I/O引腳分配是必須面對的眾多挑戰之一。?由于眾多原因,許多設計人員發(fā)表為大型FPGA器件和高級BGA封裝確定I/O引腳配置或布局方案越來(lái)越困難。?但是組合運用多種智能I/O規劃工具,能夠使引腳分配過(guò)程變得更輕松?! ≡赑CB上定義FPGA器件的I/O引腳布局是一項艱巨的設計挑戰,即可能幫助設計快速完成,也有可能造成設計失敗。?在此過(guò)程中必須平衡FPGA?和?PCB兩方面的要求,同時(shí)
  • 關(guān)鍵字: Xilinx  FPGA  I/O引腳  

行業(yè)首個(gè)目標設計平臺加速下一代系統開(kāi)發(fā)

  • ?  “安富利(Avnet)?公司長(cháng)期以來(lái)一直致力于賽靈思開(kāi)發(fā)板的設計,我們非常榮幸能夠利用賽靈思目標設計平臺將我們雙方的合作推至新的水平?;跇藴蕦?shí)施的這些新型平臺,?配合?FMC?連接器與可擴展的子卡,成就了整個(gè)生態(tài)系統的雙贏(yíng)合作。這不僅使我們能夠推出更豐富的賽靈思開(kāi)發(fā)板及套件,同時(shí)還可使我們雙方共同的客戶(hù)能夠在?Spartan-6?與?Virtex-6?目標設計平臺之間獲得更加豐富的選擇以及更高的互操作性?!薄?/li>
  • 關(guān)鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  

北理工和Xlinx攜手打造高性能網(wǎng)絡(luò )技術(shù)實(shí)驗室

  • ?  “北京理工大學(xué)和美國賽靈思公司高性能網(wǎng)絡(luò )技術(shù)實(shí)驗室成立暨揭牌儀式”最近在北京理工大學(xué)(北理工)2號樓校長(cháng)會(huì )議室隆重舉行。由計算機學(xué)院黨委書(shū)記郭彥懿主持,??茖W(xué)技術(shù)研究院張瑜處長(cháng)代表北京理工大學(xué),美國賽靈思公司亞太區市場(chǎng)傳播經(jīng)理張俊偉女士代表美國賽靈思公司共同為聯(lián)合實(shí)驗室揭牌,標志著(zhù)聯(lián)合實(shí)驗室正式成立?! ?圖:北理工科學(xué)技術(shù)研究院張瑜處長(cháng)和賽靈思張俊偉經(jīng)理共同為聯(lián)合實(shí)驗室揭牌)  (圖:聯(lián)合實(shí)驗室牌子)  “北京理工大學(xué)和美國賽靈思公司高性能網(wǎng)絡(luò )技術(shù)實(shí)驗室”依托計算機學(xué)院網(wǎng)絡(luò )與分布式研究所
  • 關(guān)鍵字: Xilinx  網(wǎng)絡(luò )技術(shù)  NetFPGA  

Xilinx最新開(kāi)發(fā)套件集成Northwest Logic DMA 引擎IP

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.)今天宣布隆重推出最新Virtex?-6?和Spartan?-6?FPGA連接開(kāi)發(fā)套件,該套件將為客戶(hù)提供一個(gè)綜合的、易用的、經(jīng)硬件驗證的開(kāi)發(fā)環(huán)境。?這個(gè)新的連接開(kāi)發(fā)套件的一個(gè)重要元素是包含了Northwest?Logic公司高性能、分散-聚集?DMA?引擎IP的連接目標參考設計。這個(gè)DMA?引擎IP與套件中的其它元素相結合,可以為多種基于&nb
  • 關(guān)鍵字: Xilinx  開(kāi)發(fā)套件  Virtex  Spartan  

Xilinx助力中科大洋成功推出中國首款HDTV I/O卡

  • ?  賽靈思公司日前宣布其DSP優(yōu)化的Virtex?-5?SXT可編程器件系列助力北京中科大洋科技發(fā)展股份有限公司(中科大洋)成功推出RedBridge?III?高清視頻(HDTV)I/O卡。中科大洋公司是行業(yè)領(lǐng)先的廣播級視頻產(chǎn)品提供商。高度集成的Virtex?-5?SXT解決方案是中國首款高清晰視頻處理和I/O卡成功推出的推動(dòng)力?,它所提供的PCI?Express?連接、高速GTP收發(fā)器,以及集成的DSP邏輯片,為高清晰和標準清晰(S
  • 關(guān)鍵字: Xilinx  DSP  可編程器件  

Xilinx宣布推出 ISE 設計套件11.3 版本軟件

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.?)?日前宣布推出?ISE??設計套件11.3?版本軟件,為Virtex?-6?HXT?FPGA?設計提供支持。Virtex?-6?HXT?FPGA?專(zhuān)為40G/100G?有線(xiàn)通信和數據通信而優(yōu)化,為超高帶寬系統的設計人員提供線(xiàn)速超過(guò)?11Gbps的串行接口技術(shù)。ISE&nb
  • 關(guān)鍵字: Xilinx  Virtex  ISE  設計套件  

Xilinx宣布其Spartan-6 FPGA系列兼容PCI Express 1.1標準

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.?(NASDAQ:?XLNX))?日前宣布其低成本Spartan?-6?FPGA系列兼容PCI?Express??1.1標準,為消費、汽車(chē)、無(wú)線(xiàn)和其它價(jià)格敏感或大批量市場(chǎng),?提供了低風(fēng)險和低成本的串行連接解決方案。Spartan-6?FPGA可滿(mǎn)足為車(chē)載信息娛樂(lè )系統、平板顯示和視頻監控特定應用而開(kāi)發(fā)PCIe兼容系統時(shí),&nb
  • 關(guān)鍵字: Xilinx  Spartan  FPGA  

Xilinx宣布隆重推出賽靈思基礎目標設計平臺

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)今天宣布隆重推出賽靈思基礎目標設計平臺,?致力于加速基于其Virtex?-6?和?Spartan?-6?現場(chǎng)可編程門(mén)陣列?(FPGA)?的片上系統?(SoC)?解決方案的開(kāi)發(fā)。這款基礎級目標設計平臺在完全集成的評估套件中融合了?ISE??設計套件?11.2版本、擴展的IP系列以及面向Virte
  • 關(guān)鍵字: Xilinx  Virtex  SoC  

Xilinx推出ISE設計套件11.1版本

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司今天宣布正式推出ISE??設計套件11.1版本(ISE??Design?Suite?11.1)。這一FPGA設計解決方案在業(yè)界率先為邏輯、數字信號處理、嵌入式處理以及系統級設計提供了完全可互操作的領(lǐng)域專(zhuān)用設計流程和工具配置。?該新版本為面向多種市場(chǎng)和應用的基于FPGA的片上系統解決方案提供了更簡(jiǎn)單、更智能的設計方法。賽靈思公司致力于為設計人員提供目標設計平臺,而ISE?設計套件?1
  • 關(guān)鍵字: Xilinx  FPGA  嵌入式  
共721條 20/49 |‹ « 18 19 20 21 22 23 24 25 26 27 » ›|

xilinx介紹

Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>