<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx

賽靈思榮獲Cisco2010 年度供應商稱(chēng)號

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.)宣布,全球互聯(lián)網(wǎng)領(lǐng)域領(lǐng)先廠(chǎng)商思科系統公司?(Cisco)于近期在美國圣克拉拉會(huì )議中心舉辦的第?19?屆年度供應商答謝會(huì )上授予賽靈思公司“2010?年度供應商”稱(chēng)號,?并舉行了隆重的頒獎儀式。思科公司年度供應商答謝會(huì )旨在表彰思科的杰出供應商們?yōu)楣静粩嗵嵘目蛻?hù)滿(mǎn)意度以及加速業(yè)務(wù)增長(cháng)所做的努力。賽靈思獲此行業(yè)權威殊榮,?為其在創(chuàng )新以及所有運營(yíng)領(lǐng)域的出色
  • 關(guān)鍵字: Xilinx  FPGA  Cisco2010  

賽靈思傾力打造差異化消費電子產(chǎn)品

  • ???? 市場(chǎng)前景  賽靈思過(guò)去10多年以來(lái)一直致力于為大批量消費產(chǎn)品市場(chǎng)提供可編程邏輯器件?(PLD)。消費電子不僅是目前公司最大批量市場(chǎng),同時(shí)消費電子產(chǎn)品為新一代賽靈思?FPGA?和目標設計平臺的不斷發(fā)展提供了重大市場(chǎng)機遇。據?IC?Insights?預測,消費?IC?市場(chǎng)的銷(xiāo)售規模到?2012?年將達到?510?億美元,年均復合增長(cháng)率&nbs
  • 關(guān)鍵字: Xilinx  PLD  消費電子  

賽靈思發(fā)布ISE12.2強化部分可重配置FPGA技術(shù)

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司日前宣布推出其第四代部分可重配置設計流程,以及智能時(shí)鐘門(mén)控技術(shù)的多項全新強化方案,可針對Virtex??-6?FPGA設計中BRAM(block-RAM)降低24%的動(dòng)態(tài)功耗。設計人員即日起即可下載ISE12.2設計套件,利用其簡(jiǎn)便易用、直觀(guān)的部分可重配置設計流程,進(jìn)一步降低功耗和整體系統成本。同時(shí),最新推出的ISE版本還可提供一項低成本仿真方案,?支持嵌入式設計流程?! ≠愳`思?ISE?設計套件高級市場(chǎng)營(yíng)銷(xiāo)總監&nb
  • 關(guān)鍵字: Xilinx  FPGA  ISE12.2  

賽靈思第二屆開(kāi)放源碼硬件大賽完美落幕

  • ?  由中國電子學(xué)會(huì )和美國賽靈思公司主辦的“第二屆OpenHW開(kāi)放源碼硬件與嵌入式大賽”?最終決賽及發(fā)獎儀式在北京工業(yè)大學(xué)隆重舉行,經(jīng)過(guò)層層篩選進(jìn)入決賽的中國大陸及臺灣地區20支精英團隊,?面對由北大、清華、中科院、北理工、北工大和臺灣高校和香港高校的教授們以及教育部高教司、電子學(xué)會(huì )等部門(mén)的領(lǐng)導組成的專(zhuān)家評委會(huì ),?現場(chǎng)展示了精彩紛呈的創(chuàng )新項目。比賽當天評出了獲獎項目并舉行了隆重的頒獎儀式。最終來(lái)自北京大學(xué)深圳研究生院的師生代表隊摘取了桂冠,?清華大學(xué)、崑山
  • 關(guān)鍵字: Xilinx  嵌入式  OpenHW  

賽靈思ISE 12設計套件用智能時(shí)鐘門(mén)控技術(shù)降低動(dòng)態(tài)功耗30%

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.)日前推出?ISE?12軟件設計套件,實(shí)現了具有更高設計生產(chǎn)力的功耗和成本的突破性?xún)?yōu)化。ISE?設計套件首次利用“智能”時(shí)鐘門(mén)控技術(shù),將動(dòng)態(tài)功耗降低多達?30%。此外,該新型套件還提供了基于時(shí)序的高級設計保存功能、為即插即用設計提供符合?AMBA?4?AXI4?規范的IP支持,同時(shí)具備第四代部分重配置功能的直觀(guān)設計流程,可降低多種高性能應用的系
  • 關(guān)鍵字: Xilinx  FPGA  軟件設計套件  

賽靈思40nm Virtex-6 FPGA系列通過(guò)全生產(chǎn)驗證

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)與全球領(lǐng)先的半導體代工廠(chǎng)商聯(lián)華電子(?UMC?(NYSE:?UMC;?TSE:?2303))今天共同宣布,采用聯(lián)華電子高性能40nm工藝的Virtex?-6FPGA,已經(jīng)完全通過(guò)生產(chǎn)前的驗證。這是雙方工程團隊為進(jìn)一步提升良率、增強可靠性并縮短生產(chǎn)周期而努力合作的成果。Virtex-6系列通過(guò)生產(chǎn)驗證,?意味著(zhù)聯(lián)華電子繼2009年3月發(fā)布首批基
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  

賽靈思 Virtex-6 HXT FPGA為光通信提供卓越的收發(fā)器性能

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.?)宣布推出支持?40Gbps?和?100Gbps?線(xiàn)路卡的Virtex?-6?HXT?FPGA,并可靈活配置各種網(wǎng)絡(luò )速率包括40Gbps、4x10Gbps、100Gbps?和?10x10Gbps?等。此外,憑借其市場(chǎng)領(lǐng)先的收發(fā)器時(shí)鐘抖動(dòng)性能,Virtex-6?HXT?FPGA還能滿(mǎn)足新一代通
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-6  

賽靈思 28 納米技術(shù)及架構發(fā)布背景

  • ?  賽靈思公司今天所發(fā)布的消息“賽靈思采用28?納米高性能、低功耗工藝加速平臺開(kāi)發(fā),推進(jìn)可編程勢在必行”凸顯了功耗在目前系統設計中所起的重要作用,也充分顯示了在賽靈思考慮將?28?納米工藝技術(shù)作為其新一代?FPGA?系列產(chǎn)品的技術(shù)選擇時(shí),?功耗如何在一定程度上影響到了最終的決策。?! ”娝苤?,FPGA?在摩爾定律作用下不斷發(fā)展,每一代新產(chǎn)品的推出,都提高了系統功能,加強了計算能力。不過(guò),也存在著(zhù)自相矛盾的地方。隨著(zhù)&nbs
  • 關(guān)鍵字: Xilinx  28納米  FPGA  

基礎架構應用成FPGA產(chǎn)業(yè)激增點(diǎn)

  • ?  賽靈思公司全球副總裁兼首席技術(shù)官I(mǎi)vo?Bolsens認為在2010年,?FPGA平臺在電子基礎架構應用中的巨大增長(cháng)機會(huì ),如有線(xiàn)通信、3G和LTE無(wú)線(xiàn)部署,這些應用一般都要求超過(guò)每秒1000?Giga次運算和100?Gbps以上的數據包處理速率的高性能DSP處理。綠色IT需要高能效、高性能的計算架構,以便充分利用并行計算能力。智能網(wǎng)格將依靠可編程、靈活的設備和計量?jì)x器。而安防設備要求復雜的圖像處理算法。這些計算密集型應用非常適合采用當前領(lǐng)先的FPGA
  • 關(guān)鍵字: Xilinx  FPGA  3G  LTE  

超越摩爾定律 賽靈思全球首發(fā)堆疊硅片互聯(lián)技術(shù)

  • ?  日前,全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司?(Xilinx,?Inc.)宣布推出業(yè)界首項堆疊硅片互聯(lián)技術(shù),即通過(guò)在單個(gè)封裝中集成多個(gè)?FPGA?芯片,實(shí)現突破性的容量、帶寬和功耗優(yōu)勢,以滿(mǎn)足那些需要高密度晶體管和邏輯,以及需要極大的處理能力和帶寬性能的市場(chǎng)應用。通過(guò)采用3D封裝技術(shù)和硅通孔?(TSV)?技術(shù),賽靈思28nm?7系列FPGA目標設計平臺所能滿(mǎn)足的的資源需求,是最大單芯片?FPGA?所能達到的
  • 關(guān)鍵字: Xilinx  FPGA  堆疊硅片互聯(lián)技術(shù)  

采用FPGA實(shí)施DisplayPort

  • ?  在今年?1?月舉辦的美國消費電子展?(CES)?上,數家主要平板電視及顯示技術(shù)公司紛紛宣布推出高清3D電視和令人驚艷的4k?x?2k?LCD?顯示器,從而可將用戶(hù)家中、車(chē)內或移動(dòng)設備上的電視、顯示器以及其他電子設備之間需要交換的數據量提升至前所未有的水平。在這些最新的電視上,體育迷們可以歡欣鼓舞地體驗到眾多優(yōu)異性能,如176°的超廣視界、1200:1的超高對比度以及?450?尼特的亮度——足
  • 關(guān)鍵字: Xilinx  FPGA  DisplayPort  

Xilinx針對消費數字電視顯示器擴展可編程技術(shù)優(yōu)勢

  • ?  全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)日前在美國國際消費電子展?(CES)?上宣布推出首款為開(kāi)發(fā)最先進(jìn)數字電視?(DTV)?解決方案而優(yōu)化的可編程平臺。該款賽靈思消費DTV目標設計平臺基于低成本、低功耗Xilinx??Spartan?-6現場(chǎng)可編程邏輯門(mén)陣列(FPGA)系列,可加速各種先進(jìn)視頻算法的開(kāi)發(fā),并支持最新的視頻接口標準,包括DisplayPort、V-by-One?HS、HDMI
  • 關(guān)鍵字: Xilinx  DTV  可編程平臺  CES  

Xilinx第四次被評為“中國市場(chǎng)十大最受歡迎半導體品牌”

  • ?  在半導體行業(yè)眾所矚目的SEMICON?China?2010(2010中國國際半導體設備及材料展)上,全球領(lǐng)先的可編程邏輯解決方案供應商賽靈思公司?(Xilinx,?Inc.?)被國內最權威的電子報紙中國電子報授予“2009年度最受中國市場(chǎng)歡迎的半導體品牌”。這是賽靈思公司自2004年以來(lái)連續四次摘取該項桂冠。與賽靈思同時(shí)獲取該項榮譽(yù)的還有博通、飛思卡爾、富士通微電子、國家半導體、恩智浦、瑞薩、德州儀器等全球半導體行業(yè)領(lǐng)先供應商?! ”敬卧u選
  • 關(guān)鍵字: Xilinx  半導體  

Xilinx Virtex-6與Spartan-6 FPGA連接目標參考設計支持PCI Express 兼容性設計

  •   全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)日前宣布其Spartan?-6與Virtex?-6?FPGA連接目標參考設計通過(guò)PCI?Express?認證,為支持開(kāi)發(fā)人員的下一代高速串行I/O設計,?提供了一個(gè)完整且切實(shí)可行的參考實(shí)例。作為賽靈思連接目標設計平臺的一部分,該參考設計將能夠為設計人員提供所需資源,讓他們可以把時(shí)間集中在差異化產(chǎn)品的設計上,從而加快其客戶(hù)終端產(chǎn)品系統的部署速度?! ≠愳`思
  • 關(guān)鍵字: Xilinx  FPGA  Spartan  Virtex  

SiTime為賽靈思FPGA評估套件提供可編程時(shí)鐘方案

  • ?  2010年9月15,美國加洲森尼韋爾市-全硅MEMS時(shí)鐘技術(shù)方案領(lǐng)導公司SiTime?Corporation今天宣布賽靈思(Xilinx)在其Virtex?-6?FPGA?ML605評估套件,?Spartan?-6?FPGA?SP601?和SP605?FPGA評估套件上導入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司在這些評估套件中采用了SiTime的?SiT9102高性能
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  
共721條 18/49 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|

xilinx介紹

Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>