MIMO無(wú)線(xiàn)系統最佳硬判決檢測方式是最大似然檢測器。ML檢測因為比特誤碼率 (BER)性能出眾,非常受歡迎。不過(guò),直接實(shí)施的復雜性會(huì )隨著(zhù)天線(xiàn)和調制方案的增加呈指數級增強,使ASIC或FPGA僅能用于使用少數天線(xiàn)的低密度調
關(guān)鍵字:
FPGA MIMO
今天帶大家來(lái)設計一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設計的整體框架,AD轉換代碼的編寫(xiě),仿真,Avalon-MM總線(xiàn)接口的編寫(xiě),硬件系統還是基于上次的硬件系統,不過(guò)我們不再用altera給我們
關(guān)鍵字:
fpga sopc
今天我們來(lái)講的是SDRAM的架構以及設計,這也是小墨第一次接觸架構,也談不上給大家講,就是把我理解的當做一個(gè)筆記分享給大家,我也試著(zhù)做了一個(gè)SDRAM 的架構word文檔,在文章的后面,喜歡的朋友可以下載下來(lái)看一下
關(guān)鍵字:
SDRAM FPGA
由于SDRAM本身就是一個(gè)比較復雜的東西,之前小墨在學(xué)這方面東西的時(shí)候感覺(jué)很是吃力,于是那時(shí)候便暫時(shí)放下了,知道年后這段時(shí)間,小墨又重新拾起這個(gè)知識點(diǎn),想要一口氣把它調通了,再往下看其他的東西。學(xué)SDRAM,理
關(guān)鍵字:
fpga sram
某定向設備采用多普勒效應測向原理,即當天線(xiàn)振子做圓周運動(dòng)時(shí),天線(xiàn)振子本身與目標信號源就會(huì )產(chǎn)生相對速度,使振子感應到的信號產(chǎn)生了多普勒頻移,通過(guò)對振子感應信號相位的處理,從而達到測向的目的。而為了提高天
關(guān)鍵字:
FPGA VHDL 選通電路 分頻
離散傅里葉變換DFT在通信、控制、信號處理、圖像處理、生物信息學(xué)、計算物理、應用數學(xué)等領(lǐng)域中有著(zhù)廣泛的應用。FFT算法是作為DFT快速算法提出的,它將長(cháng)序列的DFT分解為短序列的DFT,大大減少了運算量。FFT的FPGA實(shí)
關(guān)鍵字:
FFT FPGA 流水線(xiàn) 并行處理
在衛星通信系統中,發(fā)送端通常利用不同的分組時(shí)隙同步傳送處在同一傳輸頻帶內的各路信號,而接收端為了準確識別和分離出數據流中的各路信號,需要采用幀同步算法進(jìn)行分組檢測和符號同步,其中分組檢測用來(lái)識別數據分
關(guān)鍵字:
幀同步 相關(guān) FPGA 衛星通信接收機
在現代電子測量、通訊系統以及生物醫學(xué)等領(lǐng)域,經(jīng)常涉及對寬帶模擬信號進(jìn)行數據采集和存儲,以便計算機進(jìn)一步進(jìn)行數據處理。為了對高速模擬信號進(jìn)行不失真采集,根據奈奎斯特定理,采樣頻率必須為信號頻率的2倍以上
關(guān)鍵字:
等效時(shí)間采樣 FPGA 數據采集 變頻
CAN總線(xiàn)是當前最流行的工業(yè)現場(chǎng)總線(xiàn)之一,PCI則是一種應用普遍的高速同步總線(xiàn),具有32 bit帶寬,時(shí)鐘頻率為0~33 MHz,最大傳輸速率可達132 Mbitmiddot;s-1,廣泛應用于數字圖像、語(yǔ)音及數據實(shí)時(shí)采集與處理等領(lǐng)域
關(guān)鍵字:
PCI CAN FPGA PCI9054
當前應用廣泛的串行通信接口標準主要有RS232,RS422和RS485,其中RS232串行通信方式采用單端輸入輸出,傳輸距離短、通信速率低、抗干擾性能差;RS485與RS422均采用差分串行輸入輸出,但RS485只有一對雙絞線(xiàn),只能工作
關(guān)鍵字:
FPGA RS422 接口電路
低密度奇偶校驗(Low Density Parity—Check,LDPC)碼最早于1962年由R.Gallager提出,其實(shí)質(zhì)是一類(lèi)具有稀疏校檢矩陣的線(xiàn)性分組碼。1996年,Mackay、Neal等人證明了LDPC碼是一種具有逼近Shannon極限性能的好碼,
關(guān)鍵字:
有限域乘群 QC-LDPC碼 分層譯碼器 FPGA
電子設計自動(dòng)化(Electronic Design Automation,EDA)是以計算機為載體,在EDA軟件平臺上,用硬件描述語(yǔ)言VHDL完成設計文件,然后由計算機自動(dòng)地完成邏輯編譯、化簡(jiǎn)、分割、綜合、優(yōu)化、布局、布線(xiàn)和仿真,直至對于
關(guān)鍵字:
表決器 設計 FPGA 仿真
作為一個(gè)系統設計工程師,經(jīng)常會(huì )遇到這個(gè)問(wèn)題:是選用ASIC還是FPGA?讓我們來(lái)看一看這兩者有什么不同。所謂ASIC,是專(zhuān)用集成電路(Application Specific Integrated Circuit)的簡(jiǎn)稱(chēng),電子產(chǎn)品中,應用非常廣泛。ASIC的
關(guān)鍵字:
FPGA ASIC 系統設計 成本因素
引言本文以Xilinx公司的Kintex-7系列XC7K410T FPGA芯片和兩片Micron公司的MT41J128M16 DDR3 SDRAM芯片為硬件平臺,設計并實(shí)現了基于FPGA的視頻圖形顯示系統的DDR3多端口存儲管理。1 總體架構設計機載視頻圖形顯示系
關(guān)鍵字:
存儲器控制 多端口 幀地址 DDR3 FPGA
對于初學(xué)者而言,FPGA的設計流程是否顯的又臭又長(cháng)呢?呵呵,如果真的有這樣的感覺(jué),沒(méi)有關(guān)系,下面我就通過(guò)對軟件的使用來(lái)了解FPGA的設計流程。1)使用synplify pro對硬件描述語(yǔ)言編譯并生成netlist綜合前要注意對器件的
關(guān)鍵字:
EDA FPGA
xilinx fpga介紹
Xilinx FPGA
Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。
Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [
查看詳細 ]