<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> virtex-Ⅱ

賽靈思宣布Virtex-6 FPGA系列兼容PCI Express 2.0標準

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司今天宣布其最新一代Virtex?-6?FPGA系列兼容PCI?Express??2.0標準,與前一代產(chǎn)品系列相比功耗降低50%,與競爭產(chǎn)品相比性能提高15%。在Virtex-6?FPGA中集成的第二代PCIe?模塊已經(jīng)通過(guò)了1-8通道配置的PCI-SIG?PCI?Express?2.0版本兼容性與互操作性測試,進(jìn)一步豐富了賽靈思及其支持廣泛采用的串行互連標準的聯(lián)盟成員的設計資源。這一重大的里程
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  ISE  

行業(yè)首個(gè)目標設計平臺加速下一代系統開(kāi)發(fā)

  •   “安富利(Avnet)?公司長(cháng)期以來(lái)一直致力于賽靈思開(kāi)發(fā)板的設計,我們非常榮幸能夠利用賽靈思目標設計平臺將我們雙方的合作推至新的水平?;跇藴蕦?shí)施的這些新型平臺,?配合?FMC?連接器與可擴展的子卡,成就了整個(gè)生態(tài)系統的雙贏(yíng)合作。這不僅使我們能夠推出更豐富的賽靈思開(kāi)發(fā)板及套件,同時(shí)還可使我們雙方共同的客戶(hù)能夠在?Spartan-6?與?Virtex-6?目標設計平臺之間獲得更加豐富的選擇以及更高的互操作性?!薄 々ぉ?nb
  • 關(guān)鍵字: Xilinx  Virtex  FPGA芯片  可編程邏輯  

Xilinx宣布隆重推出賽靈思基礎目標設計平臺

  •   全球可編程邏輯解決方案領(lǐng)導廠(chǎng)商賽靈思公司(Xilinx,?Inc.?)日前宣布隆重推出賽靈思基礎目標設計平臺,?致力于加速基于其Virtex?-6?和?Spartan?-6?現場(chǎng)可編程門(mén)陣列?(FPGA)?的片上系統?(SoC)?解決方案的開(kāi)發(fā)。這款基礎級目標設計平臺在完全集成的評估套件中融合了?ISE??設計套件?11.2版本、擴展的IP系列以及面向Virtex-6或Sp
  • 關(guān)鍵字: Xilinx  Virtex  FPGA  SoC  

Xilinx推出全球首個(gè)用于構建40Gb和100Gb 電信設備的單片FPGA解決方案

  •   賽靈思公司日前宣布,為開(kāi)發(fā)下一代以太網(wǎng)橋接和交換解決方案的電信設備生產(chǎn)商推出全球第一款單片?FPGA?解決方案。賽靈思公司進(jìn)一步擴展其業(yè)界領(lǐng)先的高性能?65?nm?系列現場(chǎng)可編程門(mén)陣列(FPGA)產(chǎn)品,推出Virtex?-5?TXT?平臺,旨在進(jìn)一步推動(dòng)40G/100G以太網(wǎng)市場(chǎng)的創(chuàng )新和增長(cháng)。Virtex-5?TXT?平臺包括兩款器件,在目前所有?FPGA?產(chǎn)品中提供了最多數量的?6
  • 關(guān)鍵字: Xilinx  FPGA  Virtex-5  TXT  電信設備  

創(chuàng )新電源設計最大限度提升Virtex-7收發(fā)器性能

  •   隨著(zhù)FPGA的高級程度日益提高,電源要求也變得更加復雜。對于當前設計而言,各團隊必須考慮對應每個(gè)電路與功能模塊的多個(gè)電壓軌以及幾個(gè)電壓電平與大電流需求。下面我們將深入討論有關(guān)Xilinx Virtex-7 FPGA的電源需
  • 關(guān)鍵字: Virtex-7  收發(fā)器  電源  

基于μC/OS-Ⅱ的高精度超聲波測距系統設計

  • 1 引言 超聲波指向性強,能量消耗緩慢,在介質(zhì)中傳播的距離較遠,因而用于距離測量。利用超聲波檢測往往較迅速、 ...
  • 關(guān)鍵字: μCOS-Ⅱ  超聲波測距系統  LPC2138  

基于Virtex-6 FPGA的雙緩沖模式PCIe總線(xiàn)設計方案和實(shí)現

  • 近年來(lái)軟件無(wú)線(xiàn)電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項目背景是通過(guò)軟件無(wú)線(xiàn)電方...
  • 關(guān)鍵字: Virtex-6  雙緩沖模式  PCIe總線(xiàn)  

基于μC/OS-Ⅱ的Flexray線(xiàn)控轉向系統的實(shí)現

  •   引言   近年來(lái),隨著(zhù)汽車(chē)工業(yè)和電子工業(yè)的不斷發(fā)展,汽車(chē)線(xiàn)控轉向技術(shù)成為了研究的熱點(diǎn),并提出了包括路感 ...
  • 關(guān)鍵字: Flexray  μCOS-Ⅱ  線(xiàn)控轉向    

Xilinx 將業(yè)界最大容量器件翻番達到440萬(wàn)邏輯單元

  • All Programmable FPGA、SoC和3D IC的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX) )日前發(fā)布擁有440萬(wàn)個(gè)邏輯單元的創(chuàng )紀錄產(chǎn)品,其密度是業(yè)界最高密度產(chǎn)品Virtex? -7 2000T的兩倍以上,該器件使其成功在高端器件市場(chǎng)連續兩代保持領(lǐng)先優(yōu)勢,并為客戶(hù)提供了超越工藝節點(diǎn)的價(jià)值優(yōu)勢。
  • 關(guān)鍵字: 賽靈思  Virtex  ASIC  SSI  

嵌入式操作系統μC/OS-Ⅱ面向數控系統的改進(jìn)

  • 嵌入式操作系統μC/OS-Ⅱ是一個(gè)可裁剪、源碼開(kāi)放、結構小巧、搶先式的實(shí)時(shí)多任務(wù)內核,主要面向中小型嵌入式系...
  • 關(guān)鍵字: μCOS-Ⅱ  搶占式任務(wù)  隨機任務(wù)  

基于μC/OS-Ⅱ和ARM的超聲波測距系統設計

  • 1 引言  超聲波指向性強,能量消耗緩慢,在介質(zhì)中傳播的距離較遠,因而用于距離測量。利用超聲波檢測往往較迅 ...
  • 關(guān)鍵字: μC/OS-Ⅱ  ARM  超聲波  測距  

基于嵌入式車(chē)載安全預警系統設計

  • 針對當前駕駛安全備受關(guān)注的現狀,基于A(yíng)RM Cortex-M3內核的STM32設計了一種車(chē)栽安全預警系統,該系統是實(shí)現對車(chē)輛超速監測、司機超勞監測、車(chē)輛定位、藍牙免提和無(wú)線(xiàn)通信功能于一體的車(chē)載終端。詳述了系統實(shí)現各功能模塊的硬件設計方案,以及在軟件方面如何移植μC/OS-Ⅱ實(shí)時(shí)操作系統,并完成各應用任務(wù)的調度和外圍設備管理。
  • 關(guān)鍵字: STM32  &mu  C/OS-Ⅱ  嵌入式  車(chē)載系統  

基于嵌入式系統的電動(dòng)汽車(chē)交流充電樁設計

  • 交流充電樁是電動(dòng)汽車(chē)充電系統的主要設備之一。在此以基于Cortex—M3內核的微處理器為核心,結合嵌入式實(shí)時(shí)操作系統μC/OS-Ⅱ,完成了電動(dòng)汽車(chē)交流充電樁的設計與實(shí)現。對系統各個(gè)硬件模塊的原理和結構進(jìn)行了描述,并詳細闡述了應用軟件的任務(wù)優(yōu)先級安排和各任務(wù)之間的關(guān)聯(lián)性設計。該交流充電樁工作穩定、計量準確、操作簡(jiǎn)單、安裝布設方便,系統的可擴展性強,且已通過(guò)相關(guān)機構鑒定。
  • 關(guān)鍵字: 電動(dòng)汽車(chē)  交流充電樁  嵌入式系統Cortex&mdash  M3  &mu  C/OS-Ⅱ  

基于Virtex-6的PCI Express高速采集卡設計

  • 為了提高數據采集速率,適應大數據量交互處理要求,介紹了一種應用Virtex-6芯片的PCI Express高速采集卡設計。Virtex-6內嵌PCIE協(xié)議硬核能完成完整的PCIE分層協(xié)議,實(shí)現與上位機通信。設計了DMA控制器,作為采集卡數據傳輸主控,實(shí)現基于PCI Express總線(xiàn)的DMA高速數據傳輸方案。主機軟件系統包括驅動(dòng)程序和應用軟件2部分。經(jīng)實(shí)驗測試,該采集卡能完成時(shí)外部高速數據的實(shí)時(shí)采集,性能穩定可靠。
  • 關(guān)鍵字: Express  Virtex  PCI  高速采集    

基于Virtex-6 FPGA的雙緩沖模式PCIe總線(xiàn)設計方案和

  • 引言近年來(lái)軟件無(wú)線(xiàn)電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越性。本文的項目背景是通過(guò)軟件無(wú)線(xiàn)電方式實(shí)現數字音頻廣播(DAB)的基帶信號處理,這要求軟件無(wú)線(xiàn)電平臺具有高速實(shí)時(shí)數字信號處理與傳輸能力。高
  • 關(guān)鍵字: Virtex  FPGA  PCIe  模式    
共245條 6/17 |‹ « 4 5 6 7 8 9 10 11 12 13 » ›|
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>