<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> smic-asic

基于DSP+FPGA+ASIC的實(shí)時(shí)圖像處理系統

  • 隨著(zhù)紅外焦平面陣列技術(shù)的快速發(fā)展,紅外成像系統實(shí)現了高幀頻、高分辨率、高可靠性及微型化,在目標跟蹤、智能交通監控中得到了越來(lái)越多的應用,并向更加廣泛的軍事及民用領(lǐng)域擴展。
  • 關(guān)鍵字: DSP  FPGA  ASIC  

2009年中國集成電路市場(chǎng)首現衰退

  •   受全球金融危機的拖累,2009年全球電子信息產(chǎn)業(yè)呈現低迷發(fā)展的態(tài)勢。處于電子信息產(chǎn)業(yè)上游的全球集成電路行業(yè),在2008年出現衰退之后,2009年增速繼續下滑。據WSTS(World Semiconductor Trade Statistics)的最新數據顯示,預計2009年全球集成電路市場(chǎng)將下滑11.4%,下滑幅度比2008年增加了7.2個(gè)百分點(diǎn)。   中國集成電路市場(chǎng)一直以來(lái)都保持著(zhù)平穩發(fā)展的態(tài)勢,雖然市場(chǎng)增速近幾年來(lái)有所放緩。在全球集成電路市場(chǎng)大幅下滑30%的2001年以及全球金融危機肆虐的 2
  • 關(guān)鍵字: 集成電路  嵌入式處理器  ASIC  CPU  

邁向先進(jìn)制程 PLD商機更加龐大

  •   在過(guò)去的幾年間,整個(gè)半導體產(chǎn)業(yè)面臨著(zhù)巨幅的衰退,然而,這個(gè)衰退現象卻為可編程邏輯組件(PLD)產(chǎn)業(yè)帶來(lái)了實(shí)質(zhì)的絕佳成長(cháng)機會(huì )。雖然PLD公司之間的競爭仍然相當激烈,但ASIC仍然是主要的競爭對手,如今,這種競爭現象已經(jīng)快速轉變?yōu)槭袌?chǎng)強烈喜好可編程解決方案的傾向。   目前,以先進(jìn)制程來(lái)實(shí)行ASIC設計的成本,已經(jīng)約是十年前的三倍,面對這些開(kāi)發(fā)成本的劇幅提升,許多ASIC設計師迫使必須仰賴(lài)具有合理的經(jīng)濟性、但在制程技術(shù)落后的方案。采用較舊的技術(shù)會(huì )有效能上的劣勢,例如將會(huì )限制住ASIC設計師在先進(jìn)設計中支
  • 關(guān)鍵字: PLD  ASIC  

Xilinx的CEO談半導體業(yè)的進(jìn)步論

  •   Xilinx的CEO Moshe Gavrielov在接受電子周刊的獨家系列釆訪(fǎng)時(shí),談到從過(guò)去的12個(gè)月到未來(lái)semi工業(yè)面臨的挑戰與機會(huì )。   從2009年開(kāi)始過(guò)去半導體工業(yè)的那種類(lèi)推模式的發(fā)展已不能適用于目前的半導體公司及未來(lái)的全球電子市場(chǎng)的生存需要。   此次經(jīng)濟的下降周期加速了技術(shù)與貿易挑戰,同時(shí)由于產(chǎn)品可移動(dòng)性和無(wú)限連結的市場(chǎng)需求,使得產(chǎn)品設計的復雜性和風(fēng)險度提高。所以要求設計公司必須提高產(chǎn)品進(jìn)入市場(chǎng)的精準度,嚴格控制成本開(kāi)支,尤其是在A(yíng)SIC和ASSP電路設計中必須重視的工程費用的不斷
  • 關(guān)鍵字: Xilinx  半導體  ASIC  

華虹NEC推出高效nvSOC產(chǎn)品原型平臺

  •   世界領(lǐng)先的純晶圓代工廠(chǎng)之一,上海華虹NEC電子有限公司(以下簡(jiǎn)稱(chēng)“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺,這一平臺的推出可以幫助客戶(hù)高效創(chuàng )建SOC和ASIC原型,大大縮短客戶(hù)SOC產(chǎn)品開(kāi)發(fā)周期和減少設計風(fēng)險。   nvSOC平臺的硬件主要由通用FPGA芯片和華虹NEC特有的平臺核心IP芯片構成,其中平臺核心IP芯片是指集成了華虹NEC 某一種NVM(Non Volatile Memory, 包括Flash,EEPROM,OTP等)工藝平臺的NVM模塊和基礎模擬/
  • 關(guān)鍵字: 華虹NEC  晶圓代工  SOC  ASIC  

基于A(yíng)SIC+FPGA的IPv6路由器PoS接口設計

  •   IP over SDH(PoS)技術(shù)是通過(guò)SDH提供的高速傳輸通道直接傳送IP分組,它位于數據傳輸骨干網(wǎng),使用點(diǎn)到點(diǎn)協(xié)議PPP將IP數據包映射到SDH幀上,按各次群相應的線(xiàn)速率進(jìn)行連續傳輸,其網(wǎng)絡(luò )主要由大容量的高端路由器經(jīng)由高速光
  • 關(guān)鍵字: ASIC  FPGA  IPv6  PoS    

基于A(yíng)SIC設計的手工綜合研究

  • 針對IC前端設計中的關(guān)鍵技術(shù),即將寄存器傳輸級(RTL)描述的手工綜合成門(mén)級網(wǎng)表,通過(guò)人工參與的方式,運用數字電路設計知識將行為級代碼用一些最基本的邏輯門(mén)(比如與非門(mén)、非門(mén)、或非門(mén)等)按照時(shí)應的綜合電路模型得出其相應的門(mén)級電路。在A(yíng)SIC設計過(guò)程中運用這種方法,不僅優(yōu)化電路的結構,且能保證邏輯功能的正確性,同時(shí)可降低傳輸過(guò)程中的延遲,提高芯片設計的可靠性。因此,研究ASCI設計中的手工綜合具有重要的實(shí)用價(jià)值。
  • 關(guān)鍵字: ASIC    

Open-Silicon、MIPS和Virage Logic共同完成ASIC處理器設計

  •   Open-Silicon、業(yè)界標準處理器架構與內核領(lǐng)導廠(chǎng)商 MIPS 科技公司和Virage Logic 三家公司共同宣布,已成功開(kāi)發(fā)一款測試芯片,充分展現出構建高性能處理器系統的業(yè)界領(lǐng)先技術(shù)。該處理器測試芯片實(shí)現了1.1GHz的頻率速度,成功通過(guò)了65nm 芯片測試,使其成為65nm ASIC 中最快的處理器之一。同時(shí),后續40nm器件的開(kāi)發(fā)工作也已經(jīng)開(kāi)始進(jìn)行,目標是超過(guò)2.5GHz頻率,并提供超過(guò)5000 DMIPS的性能。這項開(kāi)發(fā)計劃采用了Open-Silicon的CoreMAXTM技術(shù),以及超
  • 關(guān)鍵字: MIPS  ASIC  測試芯片  65nm  40nm  

視頻監控智能化趨勢走強,應用方案誰(shuí)主浮沉?

  • 近些年,隨著(zhù)全球安全意識提升,視頻監控市場(chǎng)不斷增長(cháng)。盡管全球經(jīng)濟危機導致許多行業(yè)發(fā)展受阻,但ABIResear...
  • 關(guān)鍵字: FPGA  視頻監控  DSP  ASIC  

賽普拉斯和Cytech Global 簽訂分銷(xiāo)特許協(xié)議

  •   賽普拉斯半導體公司日前宣布Cytech Global 公司將在印度和東南亞國家銷(xiāo)售賽普拉斯全部專(zhuān)屬和可編程解決方案。Cytech的母公司Macnica與賽普拉斯在日本具有長(cháng)期成功的合作伙伴關(guān)系。近來(lái),Macnica 香港公司(Macnica 的子公司)開(kāi)始在中國銷(xiāo)售賽普拉斯產(chǎn)品。雙方的合作協(xié)議即刻生效。   Cytech在亞太區的“需求創(chuàng )造引擎”擁有16個(gè)辦事處,超過(guò)200名雇員。其銷(xiāo)售隊伍技術(shù)背景深厚,能在整個(gè)設計過(guò)程中給與客戶(hù)大力協(xié)助。此外,該公司在銷(xiāo)售可編程和專(zhuān)屬解決方
  • 關(guān)鍵字: 賽普拉斯  PSoC  ASIC  

ADI推出新型微處理器監控IC

  •   ADI最新推出用于監控手持式工業(yè)設備、電信設備和其它便攜式應用中的欠壓狀況的新型微處理器監控電路,擴充了其監控 IC 系列。ADM6326 、ADM6328、ADM6346? 和 ADM6348? 監控電路只需500nA 的超低供電電流,從而延長(cháng)了移動(dòng)裝置的電池續航時(shí)間。這些新型電路可為 DSP、ASIC、FPGA 和其它處理器電源的精密監控提供低功耗選擇方案,以檢測可能導致系統故障的欠壓狀況。這些監控 IC 可以監控2.5V、3V、3.3V 和5V 電壓軌。ADM6326、ADM
  • 關(guān)鍵字: ADI  監控電路  監控IC  DSP  ASIC  FPGA   

FPGA平臺漸成系統核心

  •   今天,FPGA已經(jīng)被應用于系統的核心。無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統核心,今天的FPGA所提供的性能、功耗和容量都已經(jīng)達到甚至超過(guò)此前ASIC或ASSP的水平。   25年前,賽靈思公司共同創(chuàng )始人之一 Ross Freeman發(fā)明了FPGA(現場(chǎng)可編   程門(mén)陣列),僅憑一項專(zhuān)利,Ross就激發(fā)了一個(gè)行業(yè)的創(chuàng )新熱情。   很多電子設計師認為,FGPA將是21世紀最重要的集成電路技術(shù)之一,而傳統門(mén)陣列和結構陣列技術(shù)將退居到特殊的大批量應用。在FPGA誕生之初,可編程邏輯主要用于系統外圍,作
  • 關(guān)鍵字: 賽靈思  FPGA  ASIC  ASSP  

SoC原型驗證領(lǐng)域FPGA應用逐年增加

  •   近幾年來(lái),FPGA在驗證SoC設計上的應用發(fā)展非常迅速,這是因為隨著(zhù)半導體設計、制造工藝越來(lái)越先進(jìn),SoC、ASIC設計的規模變得越來(lái)越大,只采用傳統軟件仿真的方式,已經(jīng)不能夠充分地驗證功能。另外,大量的前期軟件開(kāi)發(fā)也需要一個(gè)接近SoC、ASIC設計的硬件原型。而采用FPGA來(lái)模擬芯片設計的原型,已被證明是最有效、最經(jīng)濟的方式。目前,用于 SoC原型驗證的FPGA銷(xiāo)售額已增加到整個(gè)FPGA銷(xiāo)售的7%~9%,相信這一比例還將逐年提高。   SoC原型應用對FPGA有一定的需求。比如規模通常需要比較大,
  • 關(guān)鍵字: FPGA  SoC  ASIC  

PLD產(chǎn)業(yè)市場(chǎng)持續擴大加速替代ASIC

  •   雖然PLD公司之間的競爭一直非常激烈,但ASIC仍然是我們主要的競爭對手。而競爭的結果是客戶(hù)趨向于使用可編程解決方案。相信PLD產(chǎn)業(yè)會(huì )持續擴大市場(chǎng)份額,加速替代ASIC。   在過(guò)去幾年中,半導體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對于可編程邏輯器件(PLD)行業(yè)來(lái)講實(shí)際上卻是很好的發(fā)展機會(huì )。雖然PLD公司之間的競爭一直非常激烈,但ASIC(專(zhuān)用集成電路)仍然是我們主要的競爭對手。而競爭的結果是客戶(hù)趨向于使用可編程解決方案。   相對于10年前,目前采用前沿技術(shù)實(shí)現一個(gè)ASIC設計的成本幾乎翻了
  • 關(guān)鍵字: PLD  ASIC  FPGA  40nm  

FPGA為測試測量?jì)x器帶來(lái)獨特性能

  •   電子行業(yè)的設計工程師,在很多應用領(lǐng)域包括通信、國防、醫療和教育等等,都在使用FPGA。在調試FPGA電路的時(shí)候,他們可能不知道,安捷倫的測量?jì)x器本身也使用了FPGA技術(shù),并且和FPGA供應商在研發(fā)領(lǐng)域深入合作,甚至分享一些IP(知識產(chǎn)權),雙方從測量和調試的角度積累了大量的經(jīng)驗。實(shí)際的設計往往會(huì )綜合使用FPGA和ASIC(專(zhuān)用芯片)來(lái)達到最佳效果,安捷倫在其示波器、邏輯分析儀、脈沖源、誤碼儀等產(chǎn)品中,正是采用這樣的綜合設計。   世上沒(méi)有完美的儀器,其設計總是在某一方面優(yōu)化、在某些方面作出妥協(xié)。以基
  • 關(guān)鍵字: 安捷倫  FPGA  ASIC  
共531條 19/36 |‹ « 17 18 19 20 21 22 23 24 25 26 » ›|

smic-asic介紹

您好,目前還沒(méi)有人創(chuàng )建詞條smic-asic!
歡迎您創(chuàng )建該詞條,闡述對smic-asic的理解,并與今后在此搜索smic-asic的朋友們分享。    創(chuàng )建詞條

smic-asic專(zhuān)欄文章

更多

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>