PLD產(chǎn)業(yè)市場(chǎng)持續擴大加速替代ASIC
雖然PLD公司之間的競爭一直非常激烈,但ASIC仍然是我們主要的競爭對手。而競爭的結果是客戶(hù)趨向于使用可編程解決方案。相信PLD產(chǎn)業(yè)會(huì )持續擴大市場(chǎng)份額,加速替代ASIC。
本文引用地址:http://dyxdggzs.com/article/97543.htm在過(guò)去幾年中,半導體產(chǎn)業(yè)整體上經(jīng)歷了明顯的衰退。而這一衰退對于可編程邏輯器件(PLD)行業(yè)來(lái)講實(shí)際上卻是很好的發(fā)展機會(huì )。雖然PLD公司之間的競爭一直非常激烈,但ASIC(專(zhuān)用集成電路)仍然是我們主要的競爭對手。而競爭的結果是客戶(hù)趨向于使用可編程解決方案。
相對于10年前,目前采用前沿技術(shù)實(shí)現一個(gè)ASIC設計的成本幾乎翻了3倍。面對急劇攀升的開(kāi)發(fā)成本,很多ASIC設計人員不得不依靠成本合理但是有些落后的技術(shù)。采用老的工藝技術(shù)在性能上有不利的一面,例如,ASIC設計人員在高級設計中很難支持關(guān)鍵的新型高速存儲器和串行接口。而PLD供應商為很多市場(chǎng)領(lǐng)域提供標準器件,而且可以支持高級工藝節點(diǎn)技術(shù)的迅速應用。
大約10年前,大部分基于PLD和基于A(yíng)SIC的設計都是從相同的工藝節點(diǎn)起步的?,F在,先進(jìn)的PLD通常比最新的ASIC設計領(lǐng)先3個(gè)到4個(gè)工藝節點(diǎn),這說(shuō)明經(jīng)濟因素迫使ASIC采用最先進(jìn)工藝技術(shù)的步伐放緩了。在采用落后節點(diǎn)技術(shù)的ASIC和高級節點(diǎn)技術(shù)的PLD之間進(jìn)行選擇時(shí),幾年前PLD就已經(jīng)成為較好的選擇,而現在更是如此。
當PLD產(chǎn)品使用40nm技術(shù)時(shí),這一優(yōu)勢變得更加明顯。我們確信,對于A(yíng)ltera而言,40nm是改變行業(yè)面貌的節點(diǎn)。自從2008年5月推出業(yè)界首款40nmFPGA———StratixВIV器件并于2008年12月開(kāi)始發(fā)售這些器件以來(lái),我們經(jīng)歷了Stratix器件有史以來(lái)最快速的增長(cháng),這有可能帶動(dòng)FPGA產(chǎn)業(yè)的增長(cháng)。
但是,僅僅采用最新的工藝節點(diǎn)技術(shù)并不能贏(yíng)得競爭。在設計團隊規??s小,而產(chǎn)品及時(shí)面市壓力增大的時(shí)候,我們的客戶(hù)正在尋找能夠幫助他們更迅速地完成工作并獲得更好結果的軟件工具。在A(yíng)ltera,我們很清楚軟件在設計中的重要性,因此,不斷加大在這方面的投入。今年,Altera在QuartusВ II設計軟件中引入了新功能,增強了時(shí)序分析、信號完整性和仿真等功能。
串行接口的大量應用推動(dòng)了設計對高速收發(fā)器的需求。充分發(fā)揮我們在收發(fā)器設計上的優(yōu)勢。Altera上半年發(fā)布并開(kāi)始銷(xiāo)售業(yè)界唯一集成了11.3Gbps收發(fā)器的FPGA。
從低端到高端產(chǎn)品,功耗也是我們的客戶(hù)非常關(guān)心的問(wèn)題。在過(guò)去幾年中,Altera投入了大量的工程資源來(lái)開(kāi)發(fā)低功耗器件和技術(shù),包括零功耗MAX В
IIZCPLD,低功耗和低成本Cyclone В IIIFPGA以及Stratix В IVFPGA。這些器件的功耗比競爭對手相似器件的功耗低30%到50%。Altera也是唯一通過(guò)HardCopy В ASIC器件提供從FPGA到ASIC無(wú)縫移植的公司,該技術(shù)進(jìn)一步降低了功耗,節省了成本。
雖然半導體產(chǎn)業(yè)在2009年下半年還會(huì )面臨困難的經(jīng)濟形勢,但是,我們對目前的產(chǎn)品充滿(mǎn)信心,相信能夠繼續擴大在PLD產(chǎn)業(yè)上的市場(chǎng)份額,加速替代ASIC。
評論