<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> lvds

通過(guò)低電壓差分信號(LVDS)傳輸高速信號

  • 低電壓差分信號(LVDS)非常適合時(shí)鐘分配、一點(diǎn)到多點(diǎn)之間的信號傳輸。本文描述了使用LVDS將高速信號分配到多個(gè)目的端的方法。 在一個(gè)數字系統中,當各個(gè)子系統需要相同的參考時(shí)鐘源協(xié)同工作時(shí),時(shí)鐘分配非常重要
  • 關(guān)鍵字: 信號  傳輸  高速  LVDS  通過(guò)  差分  電壓  

簡(jiǎn)易USB與LVDS接口轉換器

  • 關(guān)鍵字: USB  LVDS  

基于LVDS接口的PC M解碼板設計

  • 數字量變換器是一種多路數據采集設備,主要采集各傳感器的輸出信號(及其他需經(jīng)遙測系統傳送的信號),將各路信號按一定體制組合起來(lái)并加上幀同步碼形成一定格式的PCM數據,互不干擾地通過(guò)同一個(gè)信道傳送出去。
  • 關(guān)鍵字: 解碼  設計  PC  接口  LVDS  基于   LVDS總線(xiàn)  PCM碼  解調  

多路串行LVDS信號轉發(fā)電路 的設計與實(shí)現

基于FPGA的遠程圖像采集系統設計

  • 本文介紹了一種基于FPGA實(shí)現的圖像采集系統,通過(guò)FPGA控制外部高速成像設備所產(chǎn)生的圖像數據、參數信息和狀態(tài)控制信號的同步采集,并實(shí)現數據格式的轉換、圖像數據的組幀、存儲及轉發(fā)功能。
  • 關(guān)鍵字: FPGA  圖像采集  組幀狀態(tài)機  LVDS  200911  

簡(jiǎn)易USB與LVDS接口轉換器

  • 1 引言
    通用串行總線(xiàn)USB(Universal Serial Bus)接口以其通信速率快,USB2.0協(xié)議速率達480 Mb/s,支持熱插拔的特點(diǎn)得到廣泛應用,緩解日益增加的PC外設與有限的主板插槽和端口之間的矛盾;而低壓差分信號LVDS(
  • 關(guān)鍵字: 轉換器  接口  LVDS  USB  簡(jiǎn)易  USB,低功耗  

TI 推出可直接與供電處理器連接的 LVDS 串行器

  •   日前,德州儀器 (TI) 宣布推出首款可直接與 1.8V 供電處理器連接的 LVDS 串行器。SN75LVDS83B 采用 TI FlatLink 技術(shù),無(wú)需使用 1.8V 及 2.5V 邏輯接口所需的高成本電平轉換器,從而不僅可顯著(zhù)降低成本,而且還可將板級空間縮減達 83%。SN75LVDS83B 支持 8 位色彩,并可串行化 RGB 數據。此外,該器件還在一個(gè) LVDS 時(shí)鐘以及 4 個(gè) LVDS 數據對 (data pair) 中高度整合了 24 條數據線(xiàn),從而實(shí)現了與 LCD 模塊的連接。
  • 關(guān)鍵字: TI  FlatLink  LVDS  串行器  SN75LVDS83B  

在FPGA中實(shí)現源同步LVDS接收正確字對齊

  • 在串行數據傳輸中,數據接收端需要一些特定的信息來(lái)恢復出正確的字邊界,以確定串行碼流中哪些比特屬于原始并行數據里的同一時(shí)鐘節拍里的數據,這一處理過(guò)程稱(chēng)為字對齊(Word Aligner)。一些標準的協(xié)議會(huì )定義特殊的碼
  • 關(guān)鍵字: FPGA  LVDS    

可以實(shí)現真正多點(diǎn)接口的總線(xiàn)M-LVDS

  • 多年來(lái),業(yè)界已開(kāi)發(fā)出多種成熟的技術(shù)用于在背板總線(xiàn)上傳輸信號。隨著(zhù)電信和數據通信業(yè)務(wù)量的不斷增長(cháng),數據傳輸速度的不斷提高,一些傳統的單端和發(fā)射極耦合邏輯技術(shù)的局限性越來(lái)越明顯。多點(diǎn)低電壓差分信號(M-LVDS)
  • 關(guān)鍵字: 總線(xiàn)  M-LVDS  接口  真正  實(shí)現  可以  

采用LVDS串行器/解串器傳送車(chē)載I2S音頻流

  • 本文說(shuō)明如何采用MAX9205 10位LVDS串行器和MAX9206 10位LVDS解串器,通過(guò)單根屏蔽雙絞線(xiàn)(STP),在兩個(gè)音頻元件之間傳送I2S音頻數據流。
  • 關(guān)鍵字: 車(chē)載  I2S  音頻  傳送  解串器  LVDS  串行  采用  音頻  

基于FPGA和LVDS技術(shù)的光纜傳輸技術(shù)

  • 為了解決彈上記錄器和地面測試臺之間高速數據流遠距離傳輸問(wèn)題,提出一種利用低電壓差分信號(LVDS)接口器件實(shí)現數據遠距離傳輸的設計方案。實(shí)驗證明該方案傳輸速度達到20 Mh/s,傳輸距離達到300 m,傳輸速度和傳輸距離得到顯著(zhù)提高。該優(yōu)秀的長(cháng)線(xiàn)傳輸技術(shù)已成功應用于在某項目中。
  • 關(guān)鍵字: FPGA  LVDS  光纜  傳輸技術(shù)    

基于FPGA的LVDS高速差分板間接口應用

  • 隨著(zhù)ADC器件速率的提高以及FPGA、DSP器件運算速度的提升,高速AD和信號處理系統之間需要進(jìn)行高速、穩定的數據傳輸,原來(lái)廣泛應用CPCI以及FDPD高速總線(xiàn)的帶寬已經(jīng)無(wú)法滿(mǎn)足寬帶接收機的數據傳輸速率要求,成為影響接收機性能的新瓶頸。針對這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺上進(jìn)行了FPGA實(shí)現,達到了18.4 Gbit/s的接口速率。
  • 關(guān)鍵字: FPGA  LVDS  差分板  接口應用    

基于LVDS總線(xiàn)的高速長(cháng)距數據傳輸的設計

  • 采用無(wú)信號調節功能的低電壓差分信號LVDS(Low―Voltage Differentical Signaling)器件接入通信設備,其電纜長(cháng)度一般為幾米;但采用具有驅動(dòng)器預加重功能和接收器均衡功能的LVDS器件,其電纜長(cháng)度可達數百米。采用LVDS
    接口器件的系統如果需長(cháng)距離傳輸數據,可采用電纜驅動(dòng)器。該系統采用DS92LVl023和DS92LVl224型的LVDS器件與驅動(dòng)器件CLC006和CLC014相配合,可實(shí)現傳輸300米的距離。該系統設計已投入使用,其性能可靠工作穩定。
  • 關(guān)鍵字: LVDS  總線(xiàn)  數據傳輸    

賽普拉斯為用于機器視覺(jué)與運動(dòng)分析應用的 LUPA 高速 SXGA CMOS

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: SXGA  CMOS  LVDS  

Spartan-3 FPGA系列中高效PCB布局的LVDS信號倒相

  •   提要   在比較簡(jiǎn)單的未大量使用過(guò)孔的四層或六層 PCB 上,可能很難對 LVDS 或 LVPECL 這類(lèi)差分信號布線(xiàn)。其原因是,驅動(dòng)器上的正極引腳必須驅動(dòng)接收器上的相應正極引腳,而負極引腳則必須驅動(dòng)接收器的負極引腳。有時(shí)跡線(xiàn)以錯誤的方向結束,這實(shí)際上是向電路中添加了一個(gè)倒相器。本應用指南說(shuō)明 Spartan?- 3 FPGA 系列如何僅通過(guò)在接收器數據通路中加入一個(gè)倒相器即可避免大量使用過(guò)孔,并且在不要求 PCB 重新設計的情況下即可解決意外的 PCB 跡線(xiàn)交換問(wèn)題。這項技術(shù)同樣適用于將 FPGA
  • 關(guān)鍵字: PCB  LVDS  倒相器  FPGA  SDR  
共110條 6/8 |‹ « 1 2 3 4 5 6 7 8 »

lvds介紹

Low-Voltage Differential Signaling 低壓差分信號   1994年由美國國家半導體公司提出的一種信號傳輸模式,它是一種標準   它在提供高數據傳輸率的同時(shí)會(huì )有很低的功耗,另外它還有許多其他的優(yōu)勢:   1、低電壓電源的兼容性   2、低噪聲   3、高噪聲抑制能力   4、可靠的信號傳輸   5、能夠集成到系統級IC內   使用LVDS技術(shù)的的產(chǎn)品數 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

mini-LVDS    M-LVDS    LVDS&TTL    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>