<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 簡(jiǎn)易USB與LVDS接口轉換器

簡(jiǎn)易USB與LVDS接口轉換器

作者: 時(shí)間:2009-09-03 來(lái)源:網(wǎng)絡(luò ) 收藏

1 引言
通用串行總線(xiàn)(Universal Serial Bus)以其通信速率快,2.0協(xié)議速率達480 Mb/s,支持熱插拔的特點(diǎn)得到廣泛應用,緩解日益增加的PC外設與有限的主板插槽和端口之間的矛盾;而低壓差分信號(Low-Voltage Differential Signaling)作為一種新型的高速串行。低噪聲的數據傳輸,廣泛應用于視頻傳輸領(lǐng)域,實(shí)現接口轉換,使在只有USB接的情況下便可實(shí)現雙視頻顯示的連接,進(jìn)一步擴展兩種接口的使用范圍,從而在一定程度上解決主板插槽與端口日益匱乏的問(wèn)題。

本文引用地址:http://dyxdggzs.com/article/181241.htm

2 系統概述
該系統設計主要由穩壓電路,USB接口,基于FPGA的協(xié)議數據轉換以及接口等部分組成,其系統設計框圖如圖1所示。該系統設計的USB接口使用高速USB物理層收發(fā)器USB3300將USB協(xié)議的差分信號轉換成8位的并行信號后,再與FPGA交互數據,從而避免FPGA直接與USB協(xié)議的物理層交互數據,簡(jiǎn)化FPGA可編程門(mén)陣列編程?;谕瑯铀枷?,系統LVDS接口部分采用SN65LV1023與SN62LV1224,將低壓差分信號轉換成 10位的并行信號再與FPGA進(jìn)行數據交互。通過(guò)專(zhuān)用USB3300,SN65LV1023,SN65LV1224使得FPGA只與并行信號和相應的控制信號連接,而不與USB協(xié)議和LVDS協(xié)議的復雜物理層信號交互,從而較為簡(jiǎn)單地實(shí)現協(xié)議數據轉換的軟件編程。

系統設計使用兩片USB3300,其中USB3300 A與主機PC的USB接口相連,將主機傳輸的USB協(xié)議數據轉換后,通過(guò)與FPGA的數據交互以及FPGA的協(xié)議數據轉換,轉換成10位并行信號,輸出給 SN65LV1023,最后以L(fǎng)VDS協(xié)議的低壓差分信號輸出,實(shí)現USB接口到LVDS接口的轉換。而SN65LV1224與主機的LVDS接口連接,將LVDS協(xié)議的數據轉換成10位并行輸入FPGA進(jìn)行協(xié)議數據轉換后,再將8位并行數據與USB3300_B進(jìn)行數據交互,最后以USB協(xié)議的差分信號輸出,從而實(shí)現LVDS接口到USB接口的轉換。

3 系統硬件設計
3.1 穩壓電路
該系統設計需要提供5 V和3.3 V的穩定電壓信號。于是穩壓電路部分使用TPS76815向系統提供5 V的電壓信號,TPS76815電路連接如圖2所示,使能麗引腳接地,為除去毛刺則在OUT端接4.7μF和0.01μF的電容濾波,使用 TPS76833提供3.3 V電壓信號。TPS76833連接電路與TP$76815類(lèi)似。

3.2 USB接口電路
因為USB協(xié)議的物理層定義過(guò)于復雜,采用FPGA現場(chǎng)可編程邏輯門(mén)陣列與USB協(xié)議物理層交互難度太大,同時(shí)也很難滿(mǎn)足數據收發(fā)時(shí)序同步要求。所以應在與FPGA數據交互前進(jìn)行必要的數據轉換。因此,考慮使用USB控制器。而一般的 USB控制器只支持USB1.1協(xié)議,并不滿(mǎn)足高速傳輸要求.而轉換后的數據也較復雜。不利于協(xié)議數據轉換部分的編程。本系統應用SMSC公司開(kāi)發(fā)的高速 USB物理層收發(fā)器USB3300。USB3300使用低引腳計數接口(ULPI)連接ULPI兼容鏈路層。ULPI接口在鏈路層和PHY之間采用傳輸頻帶內信號和狀態(tài)字節的方法,將引腳數從UTMI+接口的54降低到12。這樣大大降低USB協(xié)議物理層與FPGA數據交互的難度,易于軟件編程。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>