<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> lvds

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

  • 摘要 網(wǎng)絡(luò )下載器作為航天計算機地面檢測系統的重要組成部分,發(fā)揮著(zhù)重要的作用。文中主要介紹了網(wǎng)絡(luò )下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于LVDS接口、高速總線(xiàn)以及疊層的設計中給出
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

FPGA與ADC數字數據輸出的接口及LVDS應用訣竅

  • 現場(chǎng)可編程門(mén)陣列(FPGA)與模數轉換器(ADC)輸出的接口是一項常見(jiàn)的工程設計挑戰。本文簡(jiǎn)要介紹各種接口協(xié)議和標準,并提供有關(guān)在高速數據轉換器實(shí)現方案中使用LVDS的應用訣竅和技巧。接口方式和標準現場(chǎng)可編程門(mén)陣列
  • 關(guān)鍵字: FPGA    ADC    LVDS    JESD204    接口方式  

基于LVDS的超高速ADC數據接收設計

  • 摘要:超高速ADC通常采用LVDS電平傳輸數據,高采樣率使輸出數據速率很高,達到百兆至吉赫茲量級,如何正確接收高速LVDS數據成為一個(gè)難點(diǎn)。本文以ADS42LB69芯片的數據接收為例,從信號傳輸和數據解碼兩方面,詳述了實(shí)
  • 關(guān)鍵字: LVDS  ADC數據接收信號  完整性FPGA  

信號邏輯電平標準詳解

  •   信號的邏輯電平經(jīng)歷了從單端信號到差分信號、從低速信號到高速信號的發(fā)展過(guò)程。最基本的單端信號邏輯電平為CMOS、TTL,在此基礎上隨著(zhù)電壓擺幅的降低,出現LVCMOS、LVTTL等邏輯電平,隨著(zhù)信號速率的提升又出現ECL、PECL、LVPECL、LVDS、CML等差分信號邏輯電平。   1.信號邏輯電平參數概念定義   邏輯電平是指數字信號電壓的高、低電平,相關(guān)參數定義如下:   (1)輸入高電平門(mén)限Vih:保證邏輯門(mén)的輸入為高電平時(shí)所允許的最小輸入高電平,當輸入電平高于Vih時(shí),則認為輸入電平為
  • 關(guān)鍵字: 邏輯電平  LVDS  

嵌入式linux新手入門(mén)手記-修改kernel支持1024x768顯示屏

  •   我的顯示屏是1024x768像素的TFT-LCD顯示屏,LVDS輸入,3路差分數據,1路差分時(shí)鐘。   LCD是RGB565模式。kernel之前已經(jīng)能夠驅動(dòng)一個(gè)7寸的屏幕工作,所以顯示部分的修改不是很多。   修改源程序,增加對使用的LCD的支持。   修改/arch/arm/mach-omap2/board-am335xevm.c和/drivers/video/da8xx-fb.c,增加對LCD的支持,主要是修改幾個(gè)數據結構。修改board-am335xevm.c的disp_panel,lc
  • 關(guān)鍵字: LCD  LVDS  

千兆采樣ADC確保直接RF變頻

  •   隨著(zhù)模數轉換器(ADC)的設計與架構繼續采用尺寸更小的過(guò)程節點(diǎn),一種新的千兆赫ADC產(chǎn)品應運而生。能以千兆赫速率或更高速率進(jìn)行直接RF采樣且不產(chǎn)生交織偽像的ADC為通信系統、儀器儀表和雷達應用的直接RF數字化帶來(lái)了全新的系統解決方案。   最先進(jìn)的寬帶ADC技術(shù)可以實(shí)現直接RF采樣。就在不久前,唯一可運行在GSPS (Gsample/s)下的單芯片ADC架構是分辨率為6位或8位的Flash轉換器。這些器件能耗極高,且通常無(wú)法提供超過(guò)7位的有效位數(ENOB),這是由于Flash架構的幾何尺寸與功耗限
  • 關(guān)鍵字: ADC  RF  轉換器  LVDS  FPGA  

選擇合適的轉換器:JESD204B與LVDS對比

  •   1 為不同應用提供不同選擇   對于數據轉換器的高速串行傳輸,不同的應用有不同的選擇。十多年來(lái),數據轉換器制造商一直選擇LVDS作為主要差分信號技術(shù)。盡管有些LVDS應用可使用更高的數據速率,但目前該市場(chǎng)上的轉換器廠(chǎng)商可提供的最大LVDS數據速率仍然為0.8至1 Gbps。LVDS技術(shù)一直難以滿(mǎn)足轉換器的帶寬要求。LVDS受TIA/EIA 644A規范控制,這是一項LVDS核心制造商的行業(yè)標準。該規范可作為設計人員的最佳實(shí)踐指南,提高不同廠(chǎng)商的LVDS發(fā)送器及接收器兼容性。同樣,沒(méi)有完全遵守LVDS
  • 關(guān)鍵字: JESD204B  LVDS  轉換器  FPGA  PHY  

定時(shí)解決方案專(zhuān)業(yè)廠(chǎng)商 ECS Inc.成立35年周年慶典

  •   設計和制造硅基定時(shí)器件和頻率控制產(chǎn)品的全球創(chuàng )新領(lǐng)導廠(chǎng)商ECS Inc. International欣然宣布2015年慶祝企業(yè)運營(yíng)35周年。   ECS Inc.主席兼首席執行官Brad Slatten表示:“回顧以往成就,我們感到十分自豪。ECS公司擁有朝氣蓬勃的團隊合作、持續不斷的產(chǎn)品開(kāi)發(fā),與客戶(hù)合作并在最短時(shí)間內為其提供合適定時(shí)解決方案的決心,所有這些努力均已帶來(lái)了回報,使得ECS公司成功地在這個(gè)競爭極為激烈的行業(yè)中立足35年。”   ECS Inc.的35年周年慶典恰
  • 關(guān)鍵字: ECS   LVDS  

ECS Inc. International在德國慕尼黑電子展上展示世界領(lǐng)先的ECSpressCON時(shí)鐘器件

  •   設計和制造硅基頻率控制產(chǎn)品的全球創(chuàng )新領(lǐng)導廠(chǎng)商ECS Inc. International將于11月參展德國慕尼黑電子展 (electronica Munich) 展示世界領(lǐng)先的全系列時(shí)鐘器件產(chǎn)品,包括世界上功能最強大的先進(jìn)ECSpressCON™系列可配置振蕩器產(chǎn)品。ECS公司將在慕尼黑國際展覽中心(Messe München) 6號展廳255號展臺展示多個(gè)產(chǎn)品系列,歡迎大家參觀(guān)并與公司代表接洽,了解ECS的解決方案如何滿(mǎn)足您的時(shí)鐘器件需求。   突破性ECSpressCON可
  • 關(guān)鍵字: ECS  振蕩器  LVDS  

基于LVDS的高速圖像數據存儲器的設計與實(shí)現

  •   采集數據的有效傳輸和存儲轉發(fā)技術(shù)的發(fā)展保證了數字圖像在現實(shí)中廣泛應用。如今,從多媒體通信領(lǐng)域的遠程教育、圖像監視到醫學(xué)上的遠程會(huì )診,都和數據的有效傳輸及存儲轉發(fā)技術(shù)息息相關(guān)。在國防工業(yè)領(lǐng)域,圖像數據的采集存儲和連續有效轉發(fā)也起著(zhù)巨大的作用,航空遙感圖像和衛星遙感圖像的處理加工,電視制導中數據視頻圖像的傳輸,都離不開(kāi)圖像傳輸存儲技術(shù)。本文設計的基于Flash的高速大容量固態(tài)數據存儲器,采用了基于LVDS的數據傳輸方式傳輸兩路高速圖像數據,實(shí)現圖像數據的高速實(shí)時(shí)存儲。不僅具有處理速度快、設計靈活性高等特點(diǎn)
  • 關(guān)鍵字: LVDS  數據存儲器  FPGA  

TI推出25至160MSPS的業(yè)界最低功耗模數轉換器系列可為工業(yè)設計節能

  •   日前,德州儀器 (TI) 宣布推出可提供具備業(yè)界最佳功耗性能比的最新系列小型引腳兼容模數轉換器 (ADC),這進(jìn)一步壯大了 TI 數據轉換器產(chǎn)品陣營(yíng)。該 ADC3k系列包括速度高達 160MSPS 的12位與14位選項,提供雙通道或4通道以及LVDS或JESD204B接口版本。這些器件支持-40C到85C的寬泛工業(yè)環(huán)境溫度,不僅適用于電機控制、醫療影像與便攜式測量測試等工業(yè)應用,而且也適合軟件定義無(wú)線(xiàn)電與MIMO通信等應用。如欲了解有關(guān)ADC3K系列的更多詳情,敬請訪(fǎng)問(wèn):www.ti.com.cn/a
  • 關(guān)鍵字: TI  模數轉換器  LVDS  

基于FPGA的數字核脈沖分析器硬件設計

  •   國內譜儀技術(shù)多年來(lái)一直停留在模擬技術(shù)水平上,數字化能譜測量技術(shù)仍處于方法研究階段。為了滿(mǎn)足不斷增長(cháng)的高性能能譜儀需求,迫切需要研制一種數字化γ能譜儀。通過(guò)核脈沖分析儀顯示在顯示器上的核能譜幫助人們了解核物質(zhì)的放射性的程度。   1數字多道分析儀的優(yōu)勢   國內很大一部分學(xué)者采用核譜儀模擬電路的方式實(shí)現脈沖堆積的處理。由于整個(gè)過(guò)程都是由模擬電路來(lái)實(shí)現,所以一直受到多種不利因素的困擾:模擬濾波成形電路有限的處理能力達不到最佳濾波的要求;模擬系統在高計數率下能量分辨率顯著(zhù)下降,脈沖通過(guò)率低;
  • 關(guān)鍵字: FPGA  數字核脈沖分析器  LVDS/RS 485  

基于LVDS的高速圖像數據存儲器的設計與實(shí)現

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò )家園
  • 關(guān)鍵字: LVDS  FPGA  Flash  

一種通用的FPGA網(wǎng)絡(luò )下載器硬件設計

  •   摘要 網(wǎng)絡(luò )下載器作為航天計算機地面檢測系統的重要組成部分,發(fā)揮著(zhù)重要的作用。文中主要介紹了網(wǎng)絡(luò )下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于LVDS接口、高速總線(xiàn)以及疊層的設計中給出了應用參考,保證了系統硬件的可靠性,且在實(shí)際應用中取得了穩定的性能表現。   關(guān)鍵詞 LVDS;通用下載器;FPGA   隨著(zhù)航天技術(shù)的發(fā)展,地面檢測設備作為大系統的重要組成部分,發(fā)揮著(zhù)重要作用。通用下載器作為測試指令和測試數據上傳下發(fā)的重要通道,其可靠性和穩定性備受關(guān)注,本文介紹了通用下載器
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

基于CPCI接口的SpaceWire總線(xiàn)通訊模塊設計

  • 本文在對SpaceWire總線(xiàn)協(xié)議、SpaceWire節點(diǎn)的總體框架進(jìn)行深入分析的基礎上,設計了支持熱插拔的基于CPCI接口的高速SpaceWire數據總線(xiàn)的節點(diǎn)通訊板卡的硬件系統,重點(diǎn)介紹了支持熱插拔的CPCI接口電源電路分析、FPGA與PCI9056接口模塊時(shí)序分析和在Windriver軟件環(huán)境下的驅動(dòng)程序的開(kāi)發(fā),為SpaceWire上位機底層驅動(dòng)接口的開(kāi)發(fā)以及今后SpaceWire總線(xiàn)在其它任務(wù)中的應用打下了良好的基礎。
  • 關(guān)鍵字: SpaceWire  IEEE1355-1995  LVDS  CPCI  PCI9056  201406  
共110條 2/8 « 1 2 3 4 5 6 7 8 »

lvds介紹

Low-Voltage Differential Signaling 低壓差分信號   1994年由美國國家半導體公司提出的一種信號傳輸模式,它是一種標準   它在提供高數據傳輸率的同時(shí)會(huì )有很低的功耗,另外它還有許多其他的優(yōu)勢:   1、低電壓電源的兼容性   2、低噪聲   3、高噪聲抑制能力   4、可靠的信號傳輸   5、能夠集成到系統級IC內   使用LVDS技術(shù)的的產(chǎn)品數 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

LVDS&TTL    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>