<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

作者: 時(shí)間:2016-10-29 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要 網(wǎng)絡(luò )下載器作為航天計算機地面檢測系統的重要組成部分,發(fā)揮著(zhù)重要的作用。文中主要介紹了網(wǎng)絡(luò )下栽器的總體設計思路,給出了硬件模塊的設計原理圖。并在PCB設計中,對于接口、高速總線(xiàn)以及疊層的設計中給出了應用參考,保證了系統硬件的可靠性,且在實(shí)際應用中取得了穩定的性能表現。

本文引用地址:http://dyxdggzs.com/article/201610/308500.htm

關(guān)鍵詞 ;;

隨著(zhù)航天技術(shù)的發(fā)展,地面檢測設備作為大系統的重要組成部分,發(fā)揮著(zhù)重要作用。作為測試指令和測試數據上傳下發(fā)的重要通道,其可靠性和穩定性備受關(guān)注,本文介紹了的總體設計思路,給出了原理圖和PCB的設計參考,同時(shí)在實(shí)際測試中驗證了該設計的可靠性和穩定性。

1 系統概述

該設備主要完成的功能是將70 Mbit的數據包通過(guò)網(wǎng)口分包發(fā)送給接收設備,并發(fā)送控制數據給接收設備,從而接收來(lái)自接收設備的狀態(tài)數據。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

整個(gè)設備主要由ARM芯片和芯片組成,ARM芯片采用三星2440,選用Xilinx的Xilinx Spartan6系列FPGA,型號為XC6SLX45F484,將FPGA掛在A(yíng)RM的RAM接口下,其接口帶寬可達133 M/5x4 Byte=106 MByte,通過(guò)100 Mbit·s-1以太網(wǎng)網(wǎng)卡與PC上位機通信,通過(guò)接口來(lái)完成與下位機的數據和控制信息交互。

FPGA通過(guò)一個(gè)FIFO接收ARM發(fā)送的數據,寫(xiě)使能信號(fifo_wren)由ARM發(fā)送的片選信號(nce)和寫(xiě)使能(nwe)控制,當地址信號為0,nce和nwe同時(shí)有效時(shí),FIFO被寫(xiě)入數據(16位寬)。FIFO讀使能由FIFO空信號(fifo_empt_w)控制,當FIFO有數據寫(xiě)入時(shí),FIFO空信號(fifo_empt_w)由低變高,觸發(fā)讀使能,數據被讀出,并經(jīng)LVDS后進(jìn)入下位機。

FPGA通過(guò)另一個(gè)FIFO接收下位機發(fā)送的數據,寫(xiě)使能信號(lvds_en_in)由下位機控制,使能信號為高后,下位機提供寫(xiě)時(shí)鐘(lv_clk_in_ wire),數據(8位寬)被寫(xiě)入FIFO。FIFO讀使能(fifo_rden)由ARM發(fā)送的片選信號(nce)和寫(xiě)使能信號(noe)控制,當FIFO有數據寫(xiě)入時(shí),FIFO空信號(fifo_r_empt_w)由低變高,ARM檢測到此信號后使能nce和noe,并給出讀時(shí)鐘,FIFO數據被讀出。

ARM通過(guò)100 MBIT網(wǎng)口接收上位機發(fā)送的TCP/IP數據包,ARM將其解包使數據內容通過(guò)ARM的RAM口發(fā)送給FPGA,而FPGA將數據包通過(guò)LVDS接口發(fā)送給接收設備。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

下載器通過(guò)LVDS口接收來(lái)自接收設備發(fā)送的狀態(tài)數據包并緩存至FIFO中,接收完一幀后給ARM發(fā)送中斷信號,ARM接收到中斷信號通過(guò)RAM接口讀取FPGA FIFO中的狀態(tài)數據包并打包成TCP/IP數據包并通過(guò)100 Mbit網(wǎng)口發(fā)送給上位機。

2 原理圖設計

2.1 電源設計

系統采用5 V直流供電,FPGA需要1.2 V的核心電壓,2.5 V的VCCAUX電壓,3.3 V的bank電壓,RAM板與LVDS接口芯片sn551vds31/32均使用3.3 V電壓供電,同時(shí)保證各個(gè)電壓等級互不影響,采用5 V直接產(chǎn)生1.2 V,2.5 V和3.3 V電壓的方式,其中FPGA的1.2 V核心電壓采用開(kāi)關(guān)電源LM2852,保證供電電壓的精度,提高了電源效率,2.5 V和3.3 V電流預估較大,為滿(mǎn)足系統長(cháng)時(shí)間工作的散熱,使用TI的電源模塊pth04070。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

2.2 網(wǎng)絡(luò )接口設計

網(wǎng)絡(luò )接口使用DM9000芯片以及網(wǎng)絡(luò )接口芯片HR911103A組成,DM9000是一個(gè)全集成、功能強、性?xún)r(jià)比高的快速以太網(wǎng)MAC層控制器。其帶有一個(gè)通用處理器接口、EEPROM接口、10/100 PHY和16 kB的SRAM(其中13 kB用來(lái)接收FIFO,3 kB用來(lái)發(fā)送FIFO)。電源模塊采用單一電源,可分別兼容3.3 V和5 V的IO接口電平。設計采用3.3 V電源供電,保證了系統的穩定性,100 m網(wǎng)口雙向通信帶寬為50 Mbit·s-1(6 MByte /s)。DM9000和2440連接了16條數據線(xiàn),1條地址線(xiàn),唯一地址線(xiàn)用于判斷數據線(xiàn)傳輸的是地址或是數據,所以這16條數據線(xiàn)為數據和地址復用,如圖4所示。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

2.3 LVDS接口設計

LVDS:Low Voltage Differential Signaling,低電壓差分信號。LVDS傳輸支持速率一般在155 Mbit·s-1以上。LVDS是一種低擺幅的差分信號技術(shù),其使得信號能在差分PCB線(xiàn)對或平衡電纜上以幾百Mbit·s-1的速率傳輸,其低壓幅和低電流驅動(dòng)輸出實(shí)現了低噪聲和低功耗。 IEEE在兩個(gè)標準中對LVDS信號進(jìn)行了定義。ANSI/TIA/EIA-644中,推薦最大速率為655 Mbit·s-1。設計采用了LVDS接口發(fā)送芯片sn551vds 31和接收芯片sn55lvds32,其中發(fā)送部分采用50 Ω的串聯(lián)匹配,電阻精度選擇為1%,保證終端匹配電阻的精度。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計
基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

3 PCB設計

系統PCB設計需注意疊層設計,ARM和FPGA間高速總線(xiàn)的設計以及LVDS總線(xiàn)的阻抗匹配及信號約束問(wèn)題。

根據TI的參考手冊,通常的疊層結構為L(cháng)VDS信號層、電源層(分割成LVDS電平電源和TTL電平電源)、地層(分割成LVDS電平地和TTL電平地)和TTL信號層,如圖7所示。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

但在實(shí)際設計中,由于疊層的設計,不可能單獨列出較多層,對于TTL和LVDS信號的地層也無(wú)需進(jìn)行分割,因其會(huì )破壞地層的完整性,在確保完整地的情況下,可對其他地層TTL和LVDS信號分割??傊?,在保證地層完整的情況下,使LVDS信號和TTL信號盡量分離,最好是在不同的層進(jìn)行布線(xiàn)。在本PCB板的設計中,使用6層疊層結構:TOP-GND1-INNER-POWER-GND2-BOTTOM,其中TOP和BOTTOM層走LVDS信號,INNER和GND2走LVTTL信號,這樣既保持了信號的分層,也保持了完整的信號回流路徑。

LVDS信號頻率可達600 MHz以上,所以差分線(xiàn)要求嚴格等長(cháng),差分對內最好不超過(guò)10 mil(0.254mm),若頻率低于600 MHz,該約束值可適當放寬,但上限不能超過(guò)75 mil。不同LVDS對間的布線(xiàn)最大差值不超過(guò)200 mil。文中在Cadence16.3的約束設置中,具體設置如下。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

差分阻抗的不匹配會(huì )產(chǎn)生反射,有10%的阻抗不匹配便會(huì )產(chǎn)生5%的反射,所以需根據不同的情況進(jìn)行不同的匹配控制。LVDS信號的差分特性阻抗為100 Ω,對于LVDS信號發(fā)射端(TX),采用差分對各自串聯(lián)精度為1%的50 Ω電阻進(jìn)行匹配,這樣既保持了信號傳輸的功率要求,又滿(mǎn)足了阻抗控制的要求。

4 實(shí)測結果

下載器性能實(shí)測時(shí),將LVDS接口接收和發(fā)送部分回環(huán)連接,可使用網(wǎng)絡(luò )調試助手發(fā)送55 AA組成的1 032 Byte的數據包,測試下載器的功能。結果如圖10所示,從圖中可看到,下載器穩定的收發(fā)數據。

基于FPGA的通用網(wǎng)絡(luò )下載器硬件設計

5 結束語(yǔ)

設計的網(wǎng)絡(luò )下載器將FPGA在信號處理中的優(yōu)勢和ARM芯片在網(wǎng)絡(luò )通信中的優(yōu)勢相結合,在PCB設計中對于LVDS接口的阻抗、高速線(xiàn)時(shí)序以及疊層進(jìn)行了設計,較好地保證了系統硬件的可靠性,并在實(shí)際使用中達到了良好的效果。



關(guān)鍵詞: LVDS 通用下載器 FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>