<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

“一刀切”時(shí)代結束 芯片設計有“芯”思路

  • 越來(lái)越多的解決方案需要為特定的市場(chǎng)來(lái)進(jìn)行特殊的設計,比如說(shuō)不同架構、采用軟件定義的組件可能更適合某些特定的市場(chǎng)?!耙坏肚小钡臅r(shí)代已經(jīng)結束了。半導體領(lǐng)域普世的設計,對于特定市場(chǎng)來(lái)說(shuō)并不是那么重要。
  • 關(guān)鍵字: 芯片  FPGA  

如何利用FPGA進(jìn)行時(shí)序分析設計

  •   FPGA(Field-Programmable Gate Array),即現場(chǎng)可編程門(mén)陣列,它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。對于時(shí)序如何用FPGA來(lái)分析與設計,本文將詳細介紹?! 』镜碾娮酉到y如圖 1所示,一般自己的設計都需要時(shí)序分析,如圖 1所示的Design,上部分為時(shí)序組合邏輯,下部分只有組合邏輯。而對其進(jìn)行時(shí)序分析時(shí),一般都以時(shí)鐘為參考的,因此一般主要分析
  • 關(guān)鍵字: FPGA  ASIC  

Achronix的2017年營(yíng)業(yè)收入將比上年增長(cháng)7倍并將超過(guò)1億美元

  •   Achronix Semiconductor公司(Achronix Semiconductor Corporation)今日宣布:其2017年的營(yíng)業(yè)收入將比上年增長(cháng)7倍并將超過(guò)1億美元。Achronix的超快速成長(cháng)主要來(lái)自于其Speedster22i系列現場(chǎng)可編程門(mén)陣列(FPGA)產(chǎn)品的銷(xiāo)售,以及其Speedcore 嵌入式FPGA (eFPGA) 知識產(chǎn)權(IP)產(chǎn)品的授權。Achronix的營(yíng)業(yè)收入從2016年開(kāi)始顯著(zhù)增長(cháng),并在2017年
  • 關(guān)鍵字: FPGA  Achronix  

基于FPGA的1553B總線(xiàn)接口板設計

  •   引言  目前國內對1553B總線(xiàn)接口板的設計一般基于DDC公司BU-61580協(xié)議芯片完成,但只能完成協(xié)議處理部分,應用時(shí)還需外圍的存貯器和微處理器等輔助芯片。故采用現場(chǎng)可編程門(mén)陣列(FPGA)實(shí)現整個(gè)接口板核心的設計?! ? 系統總體架構  1553B總線(xiàn)信號進(jìn)入接口板后,首先通過(guò)隔離變壓器進(jìn)行電平轉化,使之匹配后面收發(fā)器的工作電壓。收發(fā)器再把電平轉化后1553B差分信號轉化為可識別的TTL電平。但此時(shí)的信號仍然是曼徹斯特Ⅱ型碼,故需經(jīng)解碼和串并轉換,同時(shí)完成數據字的同步、數據、曼徹斯特碼
  • 關(guān)鍵字: FPGA  1553B  

差異化定位,Lattice不只是一家 FPGA 公司

  •   2016年11月,Canyon Bridge Capital Partners以13億美元的價(jià)格溢價(jià)30%收購萊迪思半導體,在交易完成以后,Lattice將會(huì )繼續以一間獨立子公司的型態(tài)繼續運營(yíng)。目前,這一交易正在接受美國外資審議委員會(huì )(CFIUS)的審批中,據傳該基金的部分資金來(lái)自于中國政府,但萊迪思半導體并不向美國軍方出售芯片,雙方預計交易有望于年內完成。   在全球 FPGA 廠(chǎng)商中,萊迪思半導體位列全球第三,僅次于賽靈思和英特爾旗下的 Altera,主要提供低功耗 FPGA、視頻 ASSP&a
  • 關(guān)鍵字: Lattice  FPGA   

電路設計中的八大誤區

  • 電路設計中的八大誤區:一這板子的PCB設計要求不高,就用細一點(diǎn)的線(xiàn),自動(dòng)布吧;二,這些總線(xiàn)信號都用電阻拉一下,感覺(jué)放心些;三,CPU和FPGA的這些不用的I/O口怎么處理呢?先讓它空著(zhù)吧,以后再說(shuō);四,這款FPGA還剩這么多門(mén)用不完,可盡情發(fā)揮吧;五,這些小芯片的功耗都很低,不用考慮……
  • 關(guān)鍵字: 電路設計  PCB  自動(dòng)布線(xiàn)  I/O口  FPGA  

基于FPGA嵌入式系統的雷達信號模擬器

基于OFDM的電力線(xiàn)載波通信的研究

  • 電力線(xiàn)載波通信是以電力線(xiàn)為傳輸媒介,通過(guò)載波方式傳輸模擬或數字信號的技術(shù),而且無(wú)外架通信線(xiàn)路。介紹正交頻分復用的基本原理,根據利用正交頻分復用OFDM(Orthogal Frequency Division Multiplexing)技術(shù)能夠較好調制解調信號的特性,提出一種基于OFDM的電力線(xiàn)載波通信系統設計方案,利用電力線(xiàn)實(shí)現載波通信。
  • 關(guān)鍵字: OFDM  電力線(xiàn)載波通信  DSP  FPGA  

HID燈電子鎮流器控制電路和數字可尋址照明接口(DALI)的通信接口規范的FPGA實(shí)現

  • 1通過(guò)A/D采樣電子鎮流器的Buck電路得到電壓和電流的數字值。運用數字電路構成PID算法,對采樣數據進(jìn)行處理,產(chǎn)生PWM脈沖信號,實(shí)現對HID燈的恒流和恒功率控制,以達到精確調光和穩定工作。2)將DALI通訊協(xié)議融合到FPGA中去,達到主計算機對HID燈電子鎮流器組群的控制和通信,以實(shí)現根據實(shí)際環(huán)境和需要對HID燈的精確調光和狀態(tài)查詢(xún)。
  • 關(guān)鍵字: HID燈  電子鎮流器  數字可尋址照明接口  WLAN  FPGA  

FPGA在4G系統中的應用

  • 可編程技術(shù)的特點(diǎn)是能夠跟隨基站設計的演進(jìn),因為通常設計在規范被完全批準之前就開(kāi)始了?;拘枰罅康腁SIC器件,FPGA通常被用作接口和粘合邏輯:能夠快速修正設計錯誤,或支持專(zhuān)門(mén)的DSP器件的功能。
  • 關(guān)鍵字: 規范  FPGA  4G  

基于FPGA的存儲解決方案——外部SRAM

  • 所謂外部SRAM是指連接在FPGA外部的靜態(tài)RAM(SRAM)。外部SRAM存儲器也有不少種類(lèi)。對于外部SRAM的選擇是由應用需求的性質(zhì)決定的。使用外部SRAM存儲器既有優(yōu)點(diǎn)又有缺點(diǎn)。
  • 關(guān)鍵字: SRAM  存儲器  RAM  FPGA  

基于FPGA的紅外家居遙控系統

  • 引言人們生活中的家用電器種類(lèi)日益增多,遙控器的種類(lèi)也隨之增加,不同種類(lèi)的遙控器之間一般不能相互替代,這給人們的生活帶來(lái)諸多不便。各類(lèi)遙控器功能大致相同,大多都有數字鍵、啟動(dòng)停止鍵、前進(jìn)鍵、快進(jìn)鍵、
  • 關(guān)鍵字: 顯示器  電磁波  FPGA  

基于CPLD的MIDI播放器設計方案

  • 大規??删幊踢壿嬈骷﨏PLD和FPGA是當今應用最廣泛的兩類(lèi)可編程邏輯器件,電子設計工程師利用它可以在辦公室或實(shí)驗室設計出所自己所需要的專(zhuān)用芯片和專(zhuān)用產(chǎn)品,從而大大縮短了產(chǎn)品上市時(shí)間.
  • 關(guān)鍵字: MIDI播放器  CPLD  FPGA  

基于FPGA NiosII的MPEG-4視頻播放器設計

  • 多媒體技術(shù)實(shí)用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數字化以后數據量大,與數字存儲媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG.
  • 關(guān)鍵字: NiosII  MPEG-4  FPGA  視頻播放器  

設計心得:用FPGA打造最強網(wǎng)絡(luò )防火墻系統,小心避過(guò)這些坑

  • 基于FPGA平臺,設計一個(gè)具有防火墻功能的系統,具備對進(jìn)出網(wǎng)絡(luò )數據包解析、過(guò)濾等功能。
  • 關(guān)鍵字: 防火墻  PowerPC  FPGA  嵌入式系統  
共6410條 59/428 |‹ « 57 58 59 60 61 62 63 64 65 66 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>