<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 基于FPGA嵌入式系統的雷達信號模擬器

基于FPGA嵌入式系統的雷達信號模擬器

作者: 時(shí)間:2017-06-12 來(lái)源:網(wǎng)絡(luò ) 收藏
在現代雷達系統的研制和調試過(guò)程中,對雷達性能和指標的測試是一個(gè)重要環(huán)節,在這個(gè)環(huán)節中,利用目標信號的方式與外場(chǎng)實(shí)測相比具有花費少、可重復和靈活性高的優(yōu)勢。實(shí)際的雷達在接受目標回波時(shí),回波中的雜波和噪聲是很大的,甚至有些時(shí)候可以淹沒(méi)目標回波信號。但是,在人為地對雷達進(jìn)行測試時(shí),有時(shí)只對雷達的某個(gè)和某些參數感興趣,希望在回波中表征感興趣的參數強一些,這時(shí)就應該在回波中去掉雜波和噪聲的影響,而這在實(shí)際的外場(chǎng)試飛過(guò)程中是不可能實(shí)現的,這也是器對場(chǎng)外試飛的一大優(yōu)勢。

作為高性能數字信號處理系統中的關(guān)鍵部件,在采集等方面有著(zhù)巨大的開(kāi)發(fā)潛能,采用這些技術(shù)對雷達系統和環(huán)境進(jìn)行模擬,可重復性高,可以多次模擬同一情況下雷達的性能,便于分析。目前對雷達信號模擬器的研究比較多,通用的方式是軟硬件相結合,使系統既有很大靈活性又可以滿(mǎn)足信號實(shí)時(shí)輸出的要求。以往的設計中一般用來(lái)控制整個(gè)系統的時(shí)序,本設計采用集成微處理器的,同時(shí)完成信號模擬和時(shí)序控制的功能,改變了以往信號處理DSP+FPGA 中FPGA作為協(xié)處理器的模式[1-3]。整個(gè)設計僅需要具有嵌入內核的FPGA和簡(jiǎn)單的外圍電路,使系統的集成度更高,由于FPGA在信號處理中并行處理的優(yōu)勢,系統實(shí)時(shí)性強。系統采用工業(yè)標準的總線(xiàn)結構以及模塊化設計,具有良好的通用性、兼容性以及可擴充性。

1 系統組成

1.1 雷達信號的模擬

雷達信號模擬模塊(如圖1)主要完成對雷達中頻和視頻模擬。其中中頻信號模擬可以模擬產(chǎn)生雷達中頻線(xiàn)性調頻脈沖信號,視頻信號模擬可以模擬一路非相參視頻信號或兩路相參視頻信號。雷達信號模擬模塊內部包括:天線(xiàn)控制、觸發(fā)控制、波門(mén)控制以及信號產(chǎn)生等子模塊。天線(xiàn)控制模塊根據天線(xiàn)參數產(chǎn)生天線(xiàn)掃描信號;觸發(fā)控制模塊根據觸發(fā)信號參數產(chǎn)生周期性的觸發(fā)脈沖信號;波門(mén)控制模塊根據天線(xiàn)掃描信號、觸發(fā)脈沖信號以及目標方位、仰角和距離參數在指定方位、仰角和距離上選通波門(mén)輸出目標信號,信號產(chǎn)生模塊根據參數設置產(chǎn)生對應幅度。

1.2 雜波的模擬

雜波是雷達回波的重要組成部分,只有對雜波有效的建模,并將其疊加在目標信號上,才能使模擬出的雷達回波更接近真實(shí)情況。通常該模型用統計隨機過(guò)程來(lái)描述。雜波的模擬有2種途徑:(1)利用Matlab在電腦上產(chǎn)生。首先根據雷達環(huán)境和被測雷達參數,選擇合適的雜波模型以及統計特征參數,建立雜波數據庫;然后在計算機中利用零記憶非線(xiàn)性變換法產(chǎn)生雜波隨機序列[4]。目前最常用的雜波幅度分布模型有韋布爾模型、對數正態(tài)模型和K分布模型,設計中產(chǎn)生表示雷達雜波幅度的N 個(gè)數據樣本Z1,Z2,…ZN,這些樣本具有上述某種給定的概率分布和任意給定的功率譜,將這些隨機樣本序列在磁盤(pán)上保存下來(lái)。PC機上實(shí)現隨機序列,具有幅度分布和頻譜特性可選擇的優(yōu)點(diǎn)。(2)利用線(xiàn)性反饋移位寄存器(LFSR)產(chǎn)生隨機的數字噪聲。LFSR可以被視為一個(gè)線(xiàn)性移位寄存器組,并且每個(gè)寄存器的輸入都是它前一個(gè)寄存器輸出的一個(gè)線(xiàn)性函數。在FPGA中設計一個(gè)16 bit隨機數字噪聲模擬模塊,此序列發(fā)生器的初始值為0XFFFF,數字噪聲信號的周期為216-1=65 535?;谟布?shí)現的隨機序列,具有循環(huán)周期長(cháng)、隨機性好、資源消耗少的優(yōu)點(diǎn)。

在實(shí)時(shí)模擬時(shí),基于雷達天線(xiàn)波束與雜波區域幾何關(guān)系,用戶(hù)可以根據情況選擇使用哪種方法產(chǎn)生隨機序列,通過(guò)硬件和軟件系統直接模擬雷達的雜波回波信號。

1.3 干擾信號的模擬

雷達干擾信號的模擬能夠模擬真實(shí)戰場(chǎng)環(huán)境下的一些干擾信號,包括噪聲干擾以及欺騙性干擾,從而可實(shí)現對雷達抗干擾性能的檢測。噪聲干擾包括多普勒噪聲干擾、瞄準式噪聲干擾、調頻噪聲干擾;欺騙干擾包括距離欺騙、速度欺騙、假目標等。

噪聲干擾信號的形式比較復雜,主要是通過(guò)上位機產(chǎn)生對應的數據,以文本的形式存儲下來(lái)。在配置FPGA時(shí),將文本文件作為ROM的初始化文件,在編程過(guò)程中以查表的形式生成噪聲干擾信號。

對脈沖雷達距離信息的欺騙主要是通過(guò)對收到的雷達照射信號進(jìn)行延時(shí)調制和放大轉發(fā)來(lái)實(shí)現。由于單純的距離質(zhì)心干擾造成的距離誤差較?。ㄐ∮诶走_的距離分辨單元),所以對脈沖雷達距離信息的欺騙主要采用距離假目標干擾和距離波門(mén)拖引干擾。距離假目標干擾的模擬在FPGA中體現出來(lái)的就是2組重復頻率不同的脈沖串,2組脈沖串之間的時(shí)間差就對應著(zhù)延時(shí)調制,可以通過(guò)計數器控制2個(gè)脈沖之間的延遲調制。波門(mén)拖引干擾時(shí),通過(guò)FPGA控制脈沖寬度和對應的功率水平,最終將目標回波脈沖分為2個(gè)脈沖,且假目標的功率水平比真實(shí)目標的功率水平要高。

1.4 實(shí)測數據的信號重構

國內在雷達數據采集方面的研究日趨成熟,基于PCI、USB接口的數據采集系統都能滿(mǎn)足雷達中視頻采樣的要求,而且可以根據需要將采集的數據存盤(pán)或軟件實(shí)時(shí)回放處理[5-7]。本系統解決的問(wèn)題是將系統采集到的數據或磁盤(pán)陣列上存儲的其他系統采集到的雷達實(shí)測數據通過(guò)模擬系統重構出雷達回波信號,做到真實(shí)環(huán)境的可重復再現,為雷達接收系統性能的檢測提供了有利條件。信號重構過(guò)程需要知道雷達回波采樣時(shí)的采樣率,保證模擬系統DA信號輸出的速率與數據采集時(shí)的采樣速率一致,避免采集和恢復速率的不匹配造成雷達信號的非線(xiàn)性失真。同時(shí)實(shí)測數據幀的組成形式必須是已知的,這樣才能提取雷達信號的同步、方位、仰角等信息,將對應的幅度信息與方位、仰角同步。

2 具體實(shí)現

2.1 硬件設計

FPGA采用的是Xilinx公司的100萬(wàn)門(mén)FPGA芯片XC3S1000,其配置芯片為Xilinx公司的4 MB容量PROM芯片XCF04S,以主動(dòng)串行方式對FPGA進(jìn)行上電配置。AD、DA分別為ADI公司12位105 MS/s高速模/數轉換芯片AD9432與14位105 MS/s高速數/模轉換芯片AD9764。SRAM采用Cypress公司的256k×16 bit SRA。

M芯片CY7C1041用于對數據進(jìn)行大容量緩存,以滿(mǎn)足USB的傳輸需要。USB控制器選用Cypress公司的 EZ-USB FX2系列USB2.0芯片CY7C68013,封裝為PQFP128。它支持USB2.0高速傳送,最高速率可達480 Mb/s。系統框圖如圖2所示。

2.2 FPGA程序設計

FPGA程序主要包括雷達信號模擬模塊、雷達信號采集與傳輸控制模塊和SDK中Microblaze的控制與參數傳遞模塊。雷達信號模擬模塊主要完成對雷達中頻/視頻和雜波信號的模擬,為雷達的接收系統和信號采集模塊提供自檢測試信號。雷達信號采集與傳輸控制模塊主要完成對雷達中頻/視頻信號的采集與傳輸控制,該模塊為系統真實(shí)回波的模擬提供了實(shí)測數據。參數的傳遞主要由兩部分組成:上位機的信號參數輸入或信號模擬系統自帶的鍵盤(pán)掃描輸入與 Microblaze核之間的參數傳遞;Microblaze將對應的輸入參數通過(guò)中斷調用的形式傳遞給信號或雜波產(chǎn)生模塊。在ISE 9.1環(huán)境下通過(guò)VHDL硬件語(yǔ)言產(chǎn)生脈沖、LFM等信號,利用EDK 9.1的附件將在ISE 9.1中產(chǎn)生的信號模塊轉化為對應的IP核 [8]。在EDK開(kāi)發(fā)中,可以將在ISE中產(chǎn)生的信號模擬的IP核直接添加到工程中,IP核和Microblaze處理器之間通過(guò)OPB總線(xiàn)實(shí)現信號參數和中斷信號的傳遞,使整個(gè)開(kāi)發(fā)過(guò)程模塊化?;贔PGA的設計的EDK開(kāi)發(fā)中有硬件模塊設計和軟件控制2個(gè)部分,使整個(gè)系統兼容了FPGA并行處理的高速率和軟件編程的簡(jiǎn)潔。

2.3 驅動(dòng)程序設計與使用

FX2的設備驅動(dòng)程序有2種:一種用來(lái)在設備接入時(shí)從主機下載固件到RAM中,稱(chēng)為固件下載驅動(dòng)程序(wdgtldr.sys);另一種是在設備重新列舉后加載的通用設備驅動(dòng)程序(ezusb.sys),應用軟件通過(guò)該設備驅動(dòng)程序與FX2通信[9]。

固件下載驅動(dòng)程序(wdgtldr.sys)是利用Cypress公司提供的固件下載驅動(dòng)程序源代碼和用戶(hù)編譯成功的固件代碼,在Win2000 DDK中創(chuàng )建的。在將固件代碼下載到RAM中后,系統清除內存中的固件下載驅動(dòng)程序,并進(jìn)行重新列舉,讓8051固件控制FX2。此時(shí),系統獲得由 8051固件提供的新的ID號,認為有新的USB設備接入,并據此加載相應的通用設備驅動(dòng)程序。通用設備驅動(dòng)程序一般不需要重新編寫(xiě),可以直接使用 Cypress公司已經(jīng)編好的驅動(dòng)程序ezusb.sys。

3 系統調試結果

利用信號模擬產(chǎn)生一些典型的雷達視頻信號,驗證了系統在工程上的可行性。圖3為頻率控制字為1 500時(shí)的線(xiàn)性調頻脈沖信號,脈寬為10 μs;圖4為非相參視頻脈沖串,脈沖寬度為10 μs,重復周期為700 μs;圖5為相參視頻脈沖串,脈沖寬度為10 μs,重復周期為700 μs,多普勒調制頻率為200 Hz。

基于FPGA的雷達目標模擬器的設計利用了嵌入微處理器FPGA在控制方面的靈活性,在修改參數重新對FPGA進(jìn)行配置時(shí),只需完成對應的軟件編譯,節省了芯片再配置的時(shí)間;完成了相參、非相參、線(xiàn)性調頻脈沖串等雷達中頻、視頻信號的模擬和韋布爾、對數正態(tài)、K分布3種典型分布模型的雜波模擬;利用實(shí)測雷達回波數據實(shí)現了實(shí)際雷達回波的重構,該系統產(chǎn)生的信號能夠基本滿(mǎn)足雷達接收系統性能的測試。


評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>