<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

使用VHDL語(yǔ)言設計FPGA的幾個(gè)常見(jiàn)問(wèn)題的探討

  • ?????? 詳細討論了在MAX plusⅡ開(kāi)發(fā)平臺下使用VHDL硬件描述語(yǔ)言設計現場(chǎng)可編程門(mén)陣列(FP-GA)時(shí)常見(jiàn)的三個(gè)問(wèn)題:等占空比分頻電路、延時(shí)任意量的延時(shí)電路、雙向電路。 ????? 1 引言 ??? ?????? 隨著(zhù)EDA技術(shù)的發(fā)展,使用硬件語(yǔ)言設計可編程邏輯器件(PLD)/現場(chǎng)可編程門(mén)陣
  • 關(guān)鍵字: VHDL FPGA 問(wèn)題  

基于FPGA的鎖相環(huán)位同步提取電路設計

  •   概述   同步是通信系統中一個(gè)重要的問(wèn)題。在數字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個(gè)環(huán)節。因為只有確定了每一個(gè)碼元的起始時(shí)刻,才能對數字信息作出正確的判決。利用全數字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號。   一般的位同步電路大多采用標準邏輯器件按傳統數字系統設計方法構成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設計電路具有很高的靈活性和可靠性,可以提高集成度和設計速度,增強系統的整體性能。本文給出了一種基于fpga的數字鎖相環(huán)位同步提取電路。   數
  • 關(guān)鍵字: FPGA 鎖相環(huán) 分頻器  

PLD公司三極化形成

  • 可編程邏輯器件(PLD)在與ASIC之激戰中已經(jīng)告捷:每年開(kāi)始PLD設計的項目數目遠遠高于A(yíng)SIC項目開(kāi)工數。同時(shí),PLD廠(chǎng)家之間也發(fā)生微妙的變化,由崛起時(shí)的爭強好斗和互不相讓?zhuān)瑵u漸找到了各自的落腳點(diǎn)。目前看來(lái),Xilinx的產(chǎn)品穩居65nm FPGA市場(chǎng),Altera最大的量產(chǎn)在90nm FPGA,Actel憑低功耗0.13微米FPGA在對功耗要求苛刻的領(lǐng)域站穩了腳跟。昔日的兩個(gè)龐然大物——Xilinx和Altera之間拉開(kāi)了距離,同時(shí)小型FPGA廠(chǎng)商如Actel躍躍欲試,漸漸跳
  • 關(guān)鍵字: PLD FPGA ASIC  

Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件

  •   賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺增加三款新型小尺寸封裝器件,以滿(mǎn)足新興市場(chǎng)對可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺增加了Virtex-5 LX155器件,Virtex-5 LXT平臺則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò )、醫療影像、馬達控制、國防和高性能計算應用等領(lǐng)域 實(shí)現更高水平的成本優(yōu)化。   “由于Virtex-5系
  • 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件  

Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

  •   Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標準,為高性能光通信應用提供40至50-Gbps接口。SFI-5規范是芯片至芯片標準,保證了前向糾錯(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉發(fā)器之間的通用性。硬件測試驗證了Stratix II GX FPGA符合SFI-5標準,其20個(gè)高速串行收發(fā)器通道的數據速率在600 Mbps至6.375 Gbps之間,很容易滿(mǎn)足SFI-5接口要求。   SFI-5光互聯(lián)論
  • 關(guān)鍵字: Altera FPGA 芯片  

基于SOPC的工業(yè)大型吊車(chē)吊鉤位置測量的設計

  • 本文提出了應用FPGA和編碼器實(shí)現基于SOPC的工業(yè)吊車(chē)吊鉤的位置測量。該設計通過(guò)對于相關(guān)編碼器輸出信號的采集處理實(shí)現了對于吊鉤垂直距離的測量,并且對于在應用實(shí)踐中的問(wèn)題進(jìn)行了討論。
  • 關(guān)鍵字: SOPC  FPGA  位置測量  

Actel的 ProASIC3L系列實(shí)現低功耗高速度和低成本之間的平衡

  •   Actel公司進(jìn)一步擴展其業(yè)界領(lǐng)先的低功耗可編程解決方案組合,面向高性能及對功耗敏感的系統設計人員推出ProASIC3L系列現場(chǎng)可編程門(mén)陣列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash為基礎的FPGA系列可以在高達350MHz的工作頻率下大幅降低功耗,能分別對動(dòng)態(tài)和靜態(tài)功耗降低達40% 和 90%,從而為工業(yè)、醫療和科研等高性能市場(chǎng)領(lǐng)域的設計人員提供高速度、低功耗及低成本的靈活且功能豐富的解決方案。ProASIC3L系列還支持FPGA優(yōu)化32位ARM Cortex-M1
  • 關(guān)鍵字: Actel 可編程 FPGA   

基于FPGA的數字濾波器的設計與實(shí)現

  •   在信息信號處理過(guò)程中,如對信號的過(guò)濾、檢測、預測等,都要使用到濾波器,數字濾波器是數字信號處理中使用最廣泛的一種方法,常用的數字濾波器有無(wú)限長(cháng)單位脈沖響應(IIR)濾波器和有限長(cháng)單位脈沖響應(FIR)濾波器兩種[1]。對于應用設計者,由于開(kāi)發(fā)速度和效率的要求很高,短期內不可能全面了解數字濾波器相關(guān)的優(yōu)化技術(shù),需要花費很大的精力才能使設計出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調試好的IP核需要向Altera公司購買(mǎi)。本文采用了一種基于DSP Builder的FPGA設計方法,以一個(gè)低通的16
  • 關(guān)鍵字: FPGA 數字濾波器  

TD-SCDMA系統基帶處理的DSP+FPGA實(shí)現方案

  • 本文首先介紹TD-SCDMA系統無(wú)線(xiàn)信道的基帶發(fā)送方案,說(shuō)明其對多媒體業(yè)務(wù)的支持及實(shí)現的復雜性。然后,從硬件實(shí)現角度,進(jìn)行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現方案,并以基站分系統(BTS)的發(fā)送單元為例,具體給出了該實(shí)現方案在下行無(wú)線(xiàn)信道基帶發(fā)送單元中的應用。
  • 關(guān)鍵字: TD-SCDMA,DSP+FPGA  

Altera發(fā)售業(yè)界容量最大的FPGA,具有340K邏輯單元

  •   Altera公司宣布開(kāi)始提供業(yè)界容量最大的FPGA。Altera 65-nm Stratix? III系列的型號之一EP3SL340具有業(yè)界最大的340K邏輯單元(LE)容量,支持DDR3存儲器,接口速率超過(guò)1067 Mbps,功耗在所有的大容量、高性能邏輯器件(PLD)中是最低的。Stratix III FPGA是各類(lèi)最終市場(chǎng)多種應用的理想解決方案,包括通信、計算機、存儲以及軍事和航空航天等領(lǐng)域。
  • 關(guān)鍵字: Altera  FPGA  存儲器  

提高ASIC驗證的速度與可視性

  •   前言   高性能、高容量FPGA在A(yíng)SIC/SoC原型設計及系統兩方面的應用持續增長(cháng)。這些設計通常包括硬件及嵌入式軟件(也可能包括應用軟件)的復雜組合,這給系統驗證帶來(lái)了巨大負擔,原因是檢測、隔離、調試及校正故障要比最初設計所花費的時(shí)間、資金和工程資源多得多。   由于軟硬件之間交互作用相當復雜且無(wú)法預見(jiàn),僅僅是找到深藏于系統中的故障就需要進(jìn)行長(cháng)時(shí)間的測試序列,而且隨后的調試過(guò)程還需要花費更多的時(shí)間及精力。另外,如果驗證測試使用視頻流等實(shí)際數據時(shí),那么間發(fā)故障將很難(如果并非不可能)重現。   
  • 關(guān)鍵字: FPGA  ASIC  模擬器  

TMS320C61416 EMIF下雙FPGA加載設計

  •   基于SRAM結構的FPGA容量大,可重復操作,應用相當廣泛;但其結構類(lèi)似于SRAM,掉電后數據丟失,因此每次上電時(shí)都需重新加載。   目前實(shí)現加載的方法通常有兩種:一種是用專(zhuān)用Cable通過(guò)JTAG口進(jìn)行數據加載,另一種是外掛與該FPGA廠(chǎng)商配套的PROM芯片。前者需要在PC機上運行專(zhuān)用的加載軟件,直接下載到FPGA片內,所以掉電數據仍然會(huì )丟失,只適用于FPGA調試階段而不能應用于工業(yè)現場(chǎng)的數據加載。   后者雖然可以解決數據丟失問(wèn)題,但這種專(zhuān)用芯片成本較高,供貨周期也較長(cháng)(一般大于2個(gè)月),使F
  • 關(guān)鍵字: SRAM  TMS320C61416  FPGA  

實(shí)現靈活的汽車(chē)電子設計

  •   微控制器在汽車(chē)和消費類(lèi)市場(chǎng)上得到了廣泛的應用,其主要優(yōu)勢在于能夠以相對較低的成本實(shí)現系統高度集成。然而,這類(lèi)產(chǎn)品也有潛在的成本問(wèn)題。例如,如果元件功能不切合要求,就必須采用外部邏輯、軟件或其他集成器件來(lái)進(jìn)行擴展。此外,隨著(zhù)最終市場(chǎng)需求的迅速變化,微控制器會(huì )很快過(guò)時(shí)。許多具有一定數量專(zhuān)用接口的特殊功能微控制器在經(jīng)過(guò)短期試用后,并不能完全滿(mǎn)足市場(chǎng)需求,系統供應商不得不重新設計硬件和軟件,甚至在某些情況下對處理器內核進(jìn)行改動(dòng)。   ASSP微控制器面臨的兩難   傳統微控制器生產(chǎn)商面臨影響整個(gè)市場(chǎng)的兩難
  • 關(guān)鍵字: 微控制器  ASSP  FPGA  

ARM7與FPGA相結合在工業(yè)控制和故障檢測中的應用

  •   工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務(wù)設置非常普遍),單獨的CPU芯片由于其外部控制接口數量有限而難以直接完成多路檢控任務(wù),故利用ARM芯片與FPGA相結合來(lái)擴展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結合使用完成多通道檢控任務(wù)的一種實(shí)現方法。   各部分功能簡(jiǎn)介   圖1為此系統的結構連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過(guò)數據總線(xiàn)、地址總線(xiàn)及讀寫(xiě)控
  • 關(guān)鍵字: CPU  芯片  FPGA  MCU和嵌入式微處理器  

數字融合和技術(shù)創(chuàng )新助力FPGA拓展應用范圍

  • 毫無(wú)疑問(wèn),家庭娛樂(lè )+通信+計算集成于一體的消費類(lèi)電子產(chǎn)品已成為全球電子工業(yè)的熱點(diǎn)應用。這些精巧的產(chǎn)品功能...
  • 關(guān)鍵字: FPGA  
共6410條 394/428 |‹ « 392 393 394 395 396 397 398 399 400 401 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、EPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內部包括可 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>