<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 汽車(chē)電子 > 設計應用 > 基于FPGA的鎖相環(huán)位同步提取電路設計

基于FPGA的鎖相環(huán)位同步提取電路設計

作者: 時(shí)間:2008-02-02 來(lái)源: 收藏

  概述

本文引用地址:http://dyxdggzs.com/article/78634.htm

  同步是通信系統中一個(gè)重要的問(wèn)題。在數字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個(gè)環(huán)節。因為只有確定了每一個(gè)碼元的起始時(shí)刻,才能對數字信息作出正確的判決。利用全數字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號。

  一般的位同步電路大多采用標準邏輯器件按傳統數字系統設計方法構成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設計電路具有很高的靈活性和可靠性,可以提高集成度和設計速度,增強系統的整體性能。本文給出了一種基于fpga的數字鎖相環(huán)位同步提取電路。

  數字鎖相環(huán)位同步提取電路的原理

  數字鎖相環(huán)位同步提取電路框圖如圖1所示。

  

 

  圖1 數字鎖相環(huán)位同步提取電路框圖

  本地時(shí)鐘產(chǎn)生兩路相位相差p的脈沖,其頻率為fo=mrb,rb為輸入單極性不歸零碼的速率。輸入信碼的正、負跳變經(jīng)過(guò)過(guò)零檢測電路后變成了窄脈沖序列,它含有信碼中的位同步信息,該位同步窄脈沖序列與分頻器輸出脈沖進(jìn)行鑒相,分頻比為m。若分頻后的脈沖相位超前于窄脈沖序列,則在“1”端有輸出,并通過(guò)控制器將加到分頻器的脈沖序列扣除一個(gè)脈沖,使分頻后的脈沖相位退后;若分頻后

  的脈沖相位滯后窄脈沖序列,則在“2”端有輸出,并通過(guò)控制器將加到分頻器的脈沖序列附加一個(gè)脈沖,使分頻后的脈沖相位提前。直到鑒相器的“1”、“2”端無(wú)輸出,環(huán)路鎖定。

  基于fpga的鎖相環(huán)位同步提取電路

  該電路如圖2所示,它由雙相高頻時(shí)鐘源、過(guò)零檢測電路、鑒相器、控制器和分頻器組成。

  

 

  圖2 基于fpga的鎖相環(huán)位同步提取電路

  雙相高頻時(shí)鐘源

  該電路由d觸發(fā)器組成的二分頻器和兩個(gè)與門(mén)組成,它將fpga的高頻時(shí)鐘信號clk_xm變換成兩路相位相反的時(shí)鐘信號,由e、f輸出,然后送給控制電路的常開(kāi)門(mén)g3和常閉門(mén)g4。其中f路信號還作為控制器中的d1和d2觸發(fā)器的時(shí)鐘信號。實(shí)際系統中,fpga的高頻時(shí)鐘頻率為32.768mhz,e、f兩路信號頻率為32.768/2=16.384mhz。

  過(guò)零檢測電路

  該電路見(jiàn)圖2中g(shù)ljc部分,它由d觸發(fā)器和異或門(mén)組成。過(guò)零檢測的輸出脈沖codeout的寬度應略大于f路信號一個(gè)周期,但為了減少鎖相環(huán)的穩態(tài)誤差,該輸出脈沖不宜過(guò)寬。實(shí)際系統中,過(guò)零檢測電路的時(shí)鐘信號clkin由fpga的高頻時(shí)鐘四分頻得來(lái),這樣輸出的脈沖寬度約是f路信號的兩個(gè)周期。

  鑒相器

  該電路由兩個(gè)與門(mén)組成,分別是超前門(mén)g1和滯后門(mén)g2。過(guò)零檢測電路的輸出信號b與位定時(shí)信號clkout一起進(jìn)入鑒相器,若clkout超前b,則滯后門(mén)g2被封鎖,輸出為0,超前門(mén)g1的輸出端有窄脈沖輸出;若clkout滯后b,則超前門(mén)g1被封鎖,輸出為0,滯后門(mén)g2的輸出端有窄脈沖輸出。

  分頻器

  該電路對應于圖2中div64部分。輸入的信號頻率是256khz,e、f兩路信號的頻率均為16.384mhz,故該電路完成16384/256=64的分頻功能。當控制電路無(wú)超前或滯后控制脈沖輸出時(shí),d1的q端為0,d2的q端也為0,常開(kāi)門(mén)g3處于打開(kāi)狀態(tài),常閉門(mén)g4處于關(guān)閉狀態(tài),e路信號通過(guò)常開(kāi)門(mén)g3、異或門(mén)g5到達64分頻器的輸入端,經(jīng)分頻后產(chǎn)生穩定的位定時(shí)信號。

  控制器

  分頻器輸出的位定時(shí)信號clkout與過(guò)零檢測脈沖b進(jìn)行相位比較。當位定時(shí)信號clkout超前于b時(shí),超前門(mén)g1有正脈沖輸出。在觸發(fā)脈沖f的上升沿,d1觸發(fā)器的q端由低變高,經(jīng)過(guò)非門(mén)后,使常開(kāi)門(mén)g3關(guān)閉一個(gè)時(shí)鐘周期,將e路脈沖扣除一個(gè),使clkout相位向滯后方向變化一個(gè)時(shí)鐘周期。

  當位定時(shí)信號clkout滯后于b時(shí),滯后門(mén)g2有正脈沖輸出。在觸發(fā)脈沖f的上升沿,d2觸發(fā)器的q端由低變高,使常閉門(mén)g4打開(kāi)一個(gè)時(shí)鐘周期,在分頻器輸入端添加一個(gè)脈沖。

  

 

  圖3 輸入的信碼與提取的位同步信號

  實(shí)際結果

  以上是全數字鎖相環(huán)的電路工作原理,全部電路在altera的ep1k30tc144-1芯片上實(shí)現。該芯片的工作頻率選為32.768mhz,也作為位同步提取電路的本地高頻時(shí)鐘,另外,該時(shí)鐘信號四分頻后還作為過(guò)零檢測電路的時(shí)鐘。輸入的單極性不歸零碼的碼元速率為256kb/s。從輸入信碼中提取的位同步信號如圖3所示,從波形上看,該全數字鎖相環(huán)位同步提取電路能很好地從輸入的信碼中提取位同步信號。

fpga相關(guān)文章:fpga是什么


分頻器相關(guān)文章:分頻器原理
鑒相器相關(guān)文章:鑒相器原理
脈沖點(diǎn)火器相關(guān)文章:脈沖點(diǎn)火器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


關(guān)鍵詞: FPGA 鎖相環(huán) 分頻器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>