<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-nios

用PowerPC860實(shí)現FPGA配置

  • 介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細時(shí)序圖和原理圖。
  • 關(guān)鍵字: PowerPC  FPGA  860    

利用FPGA實(shí)現MMC2107與SDRAM接口設計

  • 介紹基于現場(chǎng)可編程門(mén)陣列(FPGA),利用VHDL語(yǔ)言設計實(shí)現MMC2107與SDRAM接口電路。文中包括MMC2107組成結構、SDRAM存儲接口結構和SDRAM控制狀態(tài)機的設計。
  • 關(guān)鍵字: SDRAM  FPGA  MMC    

用TMS320LF2407和FPGA實(shí)現電能質(zhì)量監測

  • 提出用TMS320LF2407和FPGA實(shí)現電能監測的一種方案,闡述各模塊的設計和實(shí)現方法,本方案中,FPGA用于采樣16路交流信號并進(jìn)行64次諧波分析。
  • 關(guān)鍵字: 質(zhì)量  監測  電能  實(shí)現  FPGA  TMS320LF2407  

Vitex-4平臺FPGA

  •   Xilinx公司基于A(yíng)SMBLTM(Advanced Silicon Modular Block)架構最近推出第4代Virtex系列器件Vitex-4平臺FPGA,成為具有成本優(yōu)勢的ASIC和ASSP替代解決方案。 Vitex-4平臺FPGA   Vitex-4平臺FPGA系列(Vitex-4 LX、SX、FX)提供不同的內核功能組合(見(jiàn)圖1)。邏輯、存儲器、并行和串行I/O、嵌入式處理器、高性能DSP、增強時(shí)鐘管理、硬IP、混合信號以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿(mǎn)足特定
  • 關(guān)鍵字: FPGA  嵌入式  

使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序

  • 摘   要: 本文總結了使用LeonardoSpectrum綜合Xilinx FPGA的VHDL程序應用,以及在VHDL中使用不同類(lèi)型RAM的方法。關(guān)鍵詞: LeonardoSpectrum;FPGA;VHDLLeonardoSpectrum 是Mentor Graphics公司設計的功能強大的EPLD/FPGA/ASIC綜合工具,支持大部分EPLD/FPGA廠(chǎng)商的產(chǎn)品。LeonardoSpectrum支持VHDL、Verilog、EDIF的綜合、優(yōu)化和定時(shí)分析,可
  • 關(guān)鍵字: FPGA  LeonardoSpectrum  VHDL  

一種近距雷達目標檢測信號處理的FPGA實(shí)現

  • 摘   要: 本文在闡述某種近距雷達目標檢測原理和FPGA技術(shù)發(fā)展狀況的基礎上,著(zhù)重討論用FPGA設計高性能的數字信號處理系統的方法,并給出一個(gè)應用實(shí)例。關(guān)鍵詞:  FPGA;近距雷達;目標檢測;數字信號處理前言FPGA及其相關(guān)技術(shù)是當代微電子技術(shù)迅速發(fā)展的產(chǎn)物,目前已經(jīng)成為開(kāi)發(fā)復雜數字系統的主要方式之一。某近距雷達系統要求利用在與被探測目標的短暫交會(huì )過(guò)程中,對獲得的多普勒信號進(jìn)行頻譜分析并完成動(dòng)目標的識別檢測。交會(huì )的短暫性對信號處理系統的實(shí)時(shí)性提出了嚴格的要求,在
  • 關(guān)鍵字: FPGA  近距雷達  目標檢測  數字信號處理  

精確綜合:下一代FPGA綜合平臺

  • 概述 電子系統設計正在發(fā)生著(zhù)重要的轉變??删幊踢壿嬈骷乖O計者可以開(kāi)發(fā)具有千萬(wàn)門(mén)以上、頻率超過(guò)300MHz以及嵌入式處理器的電路,能夠集成完整的系統。這一技術(shù)進(jìn)步通過(guò)提供ASIC領(lǐng)域之外的全面的方法,正在引起設計過(guò)程的轉變。在迅速變化的可編程邏輯領(lǐng)域,EDA提供商面臨的挑戰是,如何提供與硅容量和復雜性同步的設計工具和方法。例如,ASIC領(lǐng)域用了15年來(lái)合并硅處理和基于可靠的功能性EDA軟件的設計方法。這種ASIC技術(shù)曾經(jīng)是工業(yè)領(lǐng)域的驅動(dòng)力和發(fā)展方向??梢哉f(shuō)ASIC處理造就了電子工業(yè)廉價(jià)的方案,導
  • 關(guān)鍵字: FPGA  

GPIB接口的FPGA實(shí)現

  • 電子設計應用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過(guò)將接口設計分解為同步狀態(tài)機設計和寄存器讀寫(xiě)電路設計,采用Verilog語(yǔ)言實(shí)現了滿(mǎn)足IEEE488.1協(xié)議的IP Core設計。將此IP Core固化到FPGA芯片中即可實(shí)現GPIB各種接口功能。關(guān)鍵詞:GPIB接口;狀態(tài)機;FPGA引言在自動(dòng)測試領(lǐng)域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。通過(guò)GPIB組建自動(dòng)測試系統方便且費用低廉。而GPIB控制芯片是自動(dòng)測試系統中
  • 關(guān)鍵字: FPGA  GPIB接口  狀態(tài)機  

實(shí)現FPGA與PC的串行通信

  • 電子設計應用2004年第10期摘    要:本文主要介紹了基于FPGA技術(shù)實(shí)現與PC串行通信的過(guò)程,給出了各個(gè)模塊的具體實(shí)現方法,分析了實(shí)現結果,驗證了串行通信的正確性。關(guān)鍵詞:串行通信;FPGA引言串行通信即串行數據傳輸,實(shí)現FPGA與PC的串行通信在實(shí)際中,特別是在FPGA的調試中有著(zhù)很重要的應用。調試過(guò)程一般是先進(jìn)行軟件編程仿真,然后將程序下載到芯片中驗證設計的正確性,目前還沒(méi)有更好的工具可以在下載后實(shí)時(shí)地對FPGA的工作情況和數據進(jìn)行分析。通過(guò)串行通信,可以向FPGA
  • 關(guān)鍵字: FPGA  串行通信  

應用SoPC Builder開(kāi)發(fā)電子系統

  • 電子設計應用2004年第9期摘    要:本文從系統總線(xiàn)設計、用戶(hù)自定義指令和FPGA協(xié)處理器的應用這三個(gè)方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來(lái)開(kāi)發(fā)電子系統。通過(guò)應用SoPC Builder開(kāi)發(fā)工具,設計者可以擺脫傳統的、易于出錯的軟硬件設計細節,從而達到加快項目開(kāi)發(fā)、縮短開(kāi)發(fā)周期、節約開(kāi)發(fā)成本的目的。關(guān)鍵詞:SoPC;SoPC Builder;FPGA引言隨著(zhù)技術(shù)的進(jìn)一步發(fā)展,SoC設計面臨著(zhù)一些諸如如何進(jìn)行軟硬件協(xié)同設計,如何縮短電子產(chǎn)品開(kāi)
  • 關(guān)鍵字: FPGA  SoPC  SoPC  Builder  

基于FPGA的誤碼測試儀

  • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實(shí)現了其功能。該方案不僅納入了“同步保護”的思想,同時(shí)對誤碼率量級的判斷也提出了一種簡(jiǎn)化而又可行的方法。 關(guān)鍵詞:誤碼測試;FPGA;m序列;同步   在數字通信系統中,為了檢測系統的性能,通常使用誤碼分析儀對其誤碼性能進(jìn)行測量。誤碼分析儀給工程實(shí)際應用帶來(lái)了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀(guān)、準確的顯示出來(lái)。但是它的價(jià)格昂貴,并且通常需要另加外部輔助長(cháng)線(xiàn)驅動(dòng)電路才能與某些系統接
  • 關(guān)鍵字: FPGA  嵌入式  

2004年,賽靈思成立20周年慶典

  •   2004年,賽靈思成立20周年慶典。通過(guò)表彰員工、用戶(hù)、股東、合作伙伴和當地社區,公司慶祝了它的20歲生日。
  • 關(guān)鍵字: 賽靈思  FPGA  

橢圓曲線(xiàn)加密的硬件實(shí)現

  • 摘 要: 橢圓曲線(xiàn)加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實(shí)現橢圓曲線(xiàn)加密系統時(shí),基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線(xiàn)加密的FPGA實(shí)現的結構,著(zhù)重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實(shí)現,并與軟件實(shí)現的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項式有限域;橢圓曲線(xiàn)加密系統加密的安全性從數論的角度來(lái)說(shuō),任何公鑰密碼系統都建立在一個(gè)NP(無(wú)法處理的問(wèn)題)的基礎上,即對于特定的問(wèn)題,沒(méi)有辦法找到一個(gè)
  • 關(guān)鍵字: FPGA  多項式有限域  橢圓曲線(xiàn)加密系統  

WCDMA速率適配算法的FPGA實(shí)現

  • 摘 要: 為了支持多媒體業(yè)務(wù)的傳輸,第三代移動(dòng)通信WCDMA系統采用了獨特的編碼復接方案,同時(shí)也加大了系統復雜度,并引入了較長(cháng)的處理時(shí)延。速率適配算法是業(yè)務(wù)復用方案的核心算法。本文具體提出了在FPGA中進(jìn)行模塊合并、產(chǎn)生鑿孔圖樣進(jìn)行比特積攢搬移的實(shí)現方案,縮短了處理延時(shí),大大提高了系統的處理能力。關(guān)鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著(zhù)因特網(wǎng)爆炸性的增長(cháng)以及各種無(wú)線(xiàn)業(yè)務(wù)需求的增加,傳統的無(wú)線(xiàn)通信網(wǎng)已經(jīng)越來(lái)越無(wú)法適應人們的需要。因此,以大容量、高數據率和承載多媒體業(yè)務(wù)為目的的
  • 關(guān)鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  

virterx技術(shù)白皮書(shū)

  • 平臺FPGA的興起隨著(zhù)Virtex系列在片上系統(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設計方法。通過(guò)實(shí)現大量基于FPGA的RISC處理器和處理器內核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現Philip Freidin的RISC4005/R16 FPGA處理器。Vi
  • 關(guān)鍵字: FPGA  Xilinx  
共6521條 433/435 |‹ « 426 427 428 429 430 431 432 433 434 435 »

fpga-nios介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-nios!
歡迎您創(chuàng )建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>