<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

Vitex-4平臺FPGA

作者: 時(shí)間:2004-11-23 來(lái)源:電子產(chǎn)品世界 收藏

  Xilinx公司基于A(yíng)SMBLTM(Advanced Silicon Modular Block)架構最近推出第4代Virtex系列器件Vitex-4平臺,成為具有成本優(yōu)勢的ASIC和ASSP替代解決方案。

Vitex-4平臺

  Vitex-4平臺系列(Vitex-4 LX、SX、FX)提供不同的內核功能組合(見(jiàn)圖1)。邏輯、存儲器、并行和串行I/O、處理器、高性能DSP、增強時(shí)鐘管理、硬IP、混合信號以及其他功能模塊的優(yōu)化組合使Vitex-4系列可以完美地滿(mǎn)足特定的應用和要求。目前Vitex-4系列三個(gè)平臺是:針對邏輯應用的Vitex-4LX、針對超高性能信號處理的Vitex-4SX和針對處理和高速串行連接的Vitex-4FX。

  treme DPS邏輯片可以級聯(lián)使用,并且可全速工作。

ASMBL

  利用ASMBL架構所具有的獨特優(yōu)點(diǎn),使Vitex-4平臺具有FPGA中最高水平的通用性、密度和豐富的功能。

  ASMBL通過(guò)使用獨特的列結構(見(jiàn)圖2)實(shí)現了支持多專(zhuān)門(mén)領(lǐng)域應用平臺的概念。ASMBL的每列代表一個(gè)具有專(zhuān)門(mén)功能的硅子系統(如邏輯資源、存儲器、I/O、DSP、硬IP、混合信號等)。通過(guò)組合不同的功能列,組裝成面向特定應用類(lèi)別的專(zhuān)門(mén)領(lǐng)域FPGA(包括邏輯密集型、存儲密集型或處理密集型領(lǐng)域)。

  ASMBL架構以?xún)蓚€(gè)級別對設計進(jìn)行了提升,解決了基于應用領(lǐng)域的設計問(wèn)題和傳統ASIC和FPGA設計中存在的一些技術(shù)約束問(wèn)題。ASMBL成功地緩解了與I/O和陣列相關(guān)性、電源和地分布以及硬IP縮放相關(guān)的約束問(wèn)題:

  為了便于列架構的I/O塊能夠放置在芯片周邊以?xún)?,基于A(yíng)SMBL的芯片采用了倒裝芯片封裝,這樣就允許在芯片的任何位置放置焊盤(pán),而不僅僅局限在芯片周邊。

  P縮放問(wèn)題從兩維(直線(xiàn)內核)降到一維(按列安排IP,縮放就可以通過(guò)增加IP列來(lái)完成)。從而,設計人員不必再為將硅IP核裝入芯片而去尋求更大更貴的芯片。

  FPGA器件通過(guò)采用ASMBL及其列架構,利于開(kāi)發(fā)針對專(zhuān)門(mén)領(lǐng)域的平臺FPGA器件進(jìn)行開(kāi)發(fā),而價(jià)位點(diǎn)低。通過(guò)使FPGA面向一個(gè)領(lǐng)域而不是一項專(zhuān)門(mén)應用,設計人員可以從選用已經(jīng)具備為一定范圍應用量身定制特性的器件來(lái)開(kāi)始設計,使其成為專(zhuān)門(mén)器件。這種組合給芯片帶來(lái)多種不同級別的設計靈活性。

  基于A(yíng)SMBL的FPGA針對覆蓋一類(lèi)相似應用的領(lǐng)域進(jìn)行優(yōu)化,這樣設計人員就可以將一片FPGA用于多個(gè)應用。相對而言,改變應用較為簡(jiǎn)單,只要對器件重新編程就可做到,從而得以充分發(fā)揮FPGA所固有的應用適應性。因此,ASMBL架構無(wú)論在客戶(hù)進(jìn)行平臺FPGA開(kāi)發(fā)、經(jīng)濟有效地進(jìn)行針對不同應用的多平臺開(kāi)發(fā),以及對新的市場(chǎng)需求快速做出響應方面,都具有時(shí)間短、風(fēng)險低的優(yōu)點(diǎn)。ASMBL架構使平臺FPGA得到革命性改觀(guān)?!?冰)



關(guān)鍵詞: FPGA 嵌入式

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>