EEPW首頁(yè) >>
主題列表 >>
fpga-nios
fpga-nios 文章 進(jìn)入fpga-nios技術(shù)社區
DSP HPI口與PC104總線(xiàn)接口的FPGA設計
- 過(guò)對TI公司TMS320C5000系列DSP HPI總線(xiàn)和PC104總線(xiàn)時(shí)序的分析,以VHDL語(yǔ)言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線(xiàn)和DSP HPI總線(xiàn)之間的通信接口,并在一款以TMS320VC5409DSP為數據采集處理器、研華嵌入式工控主板PCM-5825為系統主板組成的嵌入式數據采集系統申得到了運用;給出與整個(gè)接口設計相關(guān)的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語(yǔ)言程序。
- 關(guān)鍵字: 接口 FPGA 設計 總線(xiàn) PC104 HPI 口與 DSP
利用APTIX MP3C和Spartan-IIE FPGA實(shí)現數據系統的
- 隨著(zhù)數字電路設計的規模及復雜程度的提高,對其進(jìn)行測試試驗證所花費的時(shí)間和費用也隨之提高,所以減少測試驗證成本是當前數字電路設計的關(guān)鍵。
- 關(guān)鍵字: Spartan-IIE APTIX MP3C FPGA
BittWare用FPGA實(shí)現I/O開(kāi)關(guān)量大于5Gbps
- BittWare是混合(DSP和FPGA)電路板級方案供應商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構)、I/O切換和處理器件。 ATLANTiS采用FPGA實(shí)現,便于板外I/O通訊路由和處理,允許系統設計師們設置并動(dòng)態(tài)連接。所有輸入和輸出均通過(guò)ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設及板載F
- 關(guān)鍵字: 5Gbps BittWare FPGA I/O
fpga-nios介紹
您好,目前還沒(méi)有人創(chuàng )建詞條fpga-nios!
歡迎您創(chuàng )建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
