<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga-nios

DSP HPI口與PC104總線(xiàn)接口的FPGA設計

  • 過(guò)對TI公司TMS320C5000系列DSP HPI總線(xiàn)和PC104總線(xiàn)時(shí)序的分析,以VHDL語(yǔ)言為工具,使用Altera的FPGA芯片EP1K50,設計完成PCI04總線(xiàn)和DSP HPI總線(xiàn)之間的通信接口,并在一款以TMS320VC5409DSP為數據采集處理器、研華嵌入式工控主板PCM-5825為系統主板組成的嵌入式數據采集系統申得到了運用;給出與整個(gè)接口設計相關(guān)的VHDL源代碼和在PCM-5825上驗證接口設計的X86匯編語(yǔ)言程序。
  • 關(guān)鍵字: 接口  FPGA  設計  總線(xiàn)  PC104  HPI  口與  DSP  

精確綜合:下一代FPGA綜合平臺

  • 電子系統設計正在發(fā)生著(zhù)重要的轉變??删幊踢壿嬈骷乖O計者可以開(kāi)發(fā)具有千萬(wàn)門(mén)以上、頻率超過(guò)300MHz以及嵌...
  • 關(guān)鍵字: EDA  ASIC  FPGA  

基于Nios的掌紋鑒別系統設計與實(shí)現

  • 掌紋識別是一種新興的生物特征識別技術(shù),有著(zhù)巨大的發(fā)展潛力。本文介紹在Nios平臺上構建嵌入式掌紋鑒別系統的設計方案,分析系統的掌紋圖像采集、鑒別處理、顯示和通信各部分的工作與協(xié)調機制,分別從硬件和軟件兩方面給出最終的實(shí)現方法。
  • 關(guān)鍵字: Nios  掌紋  鑒別系統    

大容量串行e-Flash的FPGA配置方案

  • 為配合某電力測量?jì)x表的開(kāi)發(fā),對Xilinx公司的SpartanII系列FPGA的配置方案進(jìn)行了探索。該方案采用大容量串行e-Flash存儲器MM36SBO10存放FPGA配置文件,MCU讀取該配置文件并在被動(dòng)串行模式下完成對XC2S30 的在線(xiàn)配置。該方案具有接口簡(jiǎn)單、成本低廉、便于移植的優(yōu)點(diǎn)。
  • 關(guān)鍵字: e-Flash  FPGA  大容量  串行    

利用FPGA平臺解決接口的總線(xiàn)速度瓶頸

  • 通過(guò)使用Sigma Design公司的EM8560嵌入式數字圖像處理器及Altera的FPGA與Lattice的cPLD,解決處理器外部總線(xiàn)接口速度對系統性能的限制問(wèn)題;從系統組成、系統工作原理和實(shí)現方法以及改進(jìn)后的系統性能分析三部分來(lái)說(shuō)明。
  • 關(guān)鍵字: FPGA  接口  總線(xiàn)  速度    

FPGA廠(chǎng)商謀求便攜電子江山

  •                  ——QuickLogic公司新近推出“北極熊”方案     縱觀(guān)近幾年集成電路與應用行業(yè)的發(fā)展狀況,FPGA技術(shù)的廣泛應用和消費類(lèi)電子產(chǎn)品的快速增長(cháng)是其中奪目的亮點(diǎn)?,F在,這兩者之間開(kāi)始出現相互融合的趨勢——FPGA一改平日價(jià)格高不可攀的傲慢,相繼推出了多款低價(jià)產(chǎn)品,再加上其天生的靈活
  • 關(guān)鍵字: FPGA  單片機  工業(yè)控制  嵌入式系統  工業(yè)控制  

XILINX 推出下一代 VIRTEX FPGA

  • 新系列通過(guò)為高性能 DSP、嵌入式和串行連接性應用領(lǐng)域提供功能強大的系統級解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì )上,可編程邏輯解決方案全球領(lǐng)先供應商及 FPGA 發(fā)明廠(chǎng)商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
  • 關(guān)鍵字: VIRTEX  FPGA  XILINX  模擬技術(shù)  

XILINX推出下一代 VIRTEX FPGA

  • 新系列通過(guò)為高性能 DSP、嵌入式和串行連接性應用領(lǐng)域提供功能強大的系統級解決方案,進(jìn)一步推動(dòng) FPGA 進(jìn)軍價(jià)值 220 億美元的 ASIC/ASSP 市場(chǎng) 在Globalpress 2006 全球電子峰會(huì )上,可編程邏輯解決方案全球領(lǐng)先供應商及 FPGA 發(fā)明廠(chǎng)商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
  • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

利用APTIX MP3C和Spartan-IIE FPGA實(shí)現數據系統的

  • 隨著(zhù)數字電路設計的規模及復雜程度的提高,對其進(jìn)行測試試驗證所花費的時(shí)間和費用也隨之提高,所以減少測試驗證成本是當前數字電路設計的關(guān)鍵。
  • 關(guān)鍵字: Spartan-IIE  APTIX  MP3C  FPGA    

基于FPGA的高級數據加密AES中的字節替換設計

  • 介紹AES中的字節替換算法原理并闡述基于FPGA的設計和實(shí)現。為了提高系統工作速度,在設計中應用了流水線(xiàn)技術(shù)。
  • 關(guān)鍵字: FPGA  AES  數據加密  字節    

Altium一體化設計消除FPGA到PCB障礙

  •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開(kāi)發(fā)系統Altium Designer 6.0 極大地增強了FPGA-PCB 協(xié)同設計的能力,工程師可以充分利用FPGA 作為系統平臺,而且簡(jiǎn)化大型FPGA 與物理PCB 平臺的集成。       雖然人們早就認識到了FPGA 給邏輯
  • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

BittWare用FPGA實(shí)現I/O開(kāi)關(guān)量大于5Gbps

  •   BittWare是混合(DSP和FPGA)電路板級方案供應商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構)、I/O切換和處理器件。   ATLANTiS采用FPGA實(shí)現,便于板外I/O通訊路由和處理,允許系統設計師們設置并動(dòng)態(tài)連接。所有輸入和輸出均通過(guò)ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設及板載F
  • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

用FPGA控制CLC5958型A/D轉換器實(shí)現的高速PCI數據采集卡

  • 詳細介紹CLC5958的內部結構和基本用法,提出一種基于FPGA和PCI總線(xiàn)的高速數據采集卡設計方案,并通過(guò)仿真驗證了該方案的可行性。
  • 關(guān)鍵字: 高速  PCI  數據采集  實(shí)現  轉換器  控制  CLC5958  A/D  FPGA  
共6521條 428/435 |‹ « 426 427 428 429 430 431 432 433 434 435 »

fpga-nios介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga-nios!
歡迎您創(chuàng )建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>