<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga soc

256級灰度LED點(diǎn)陣屏顯示原理及基于FPGA的電路設計

  • 摘    要:本文提出了一種LED點(diǎn)陣屏實(shí)現256級灰度顯示的新方法。詳細分析了其工作原理。并依據其原理,設計出了基于FPGA 的控制電路。關(guān)鍵詞:256級灰度;LED點(diǎn)陣屏;FPGA;電路設計 引言256級灰度LED點(diǎn)陣屏在很多領(lǐng)域越來(lái)越顯示出其廣闊的應用前景,本文提出一種新的控制方式,即逐位分時(shí)控制方式。隨著(zhù)大規??删幊踢壿嬈骷某霈F,由純硬件完成的高速、復雜控制成為可能。 逐位分時(shí)點(diǎn)亮工作原理所謂逐位分時(shí)點(diǎn)亮,即從一個(gè)字節數據中依次提取出一位數據,分8次點(diǎn)亮對應的像
  • 關(guān)鍵字: 256級灰度  FPGA  LED點(diǎn)陣屏  電路設計  發(fā)光二極管  LED  

一種高效的復信號處理芯片設計

  • 摘    要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點(diǎn)FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點(diǎn)FFT和求功率譜復用一個(gè)蝶形單元。本芯片由單片FPGA實(shí)現,計算精度高、速度較快,滿(mǎn)足雷達系統的實(shí)時(shí)處理要求。關(guān)鍵詞:  FFT;蝶形單元;塊浮點(diǎn);功率譜; FPGA 引言復信號處理芯片是某雷達系統的一部分。雷達系統的實(shí)時(shí)處理特點(diǎn)要求芯片運
  • 關(guān)鍵字: FFT  FPGA  蝶形單元  功率譜  塊浮點(diǎn)  

采用FPGA實(shí)現脈動(dòng)陣列

  • 微電子學(xué)的發(fā)展徹底改變了計算機的設計:集成電路技術(shù)增加了能夠安裝到單個(gè)芯片中的元器件數目及其復雜度。因此,采用這種技術(shù)可以構建低成本、專(zhuān)用的外圍器件,從而迅速地解決復雜的問(wèn)題。
  • 關(guān)鍵字: FPGA  脈動(dòng)  陣列    

從MATLAB看SoC設計途徑

  • 過(guò)去幾年中,SoC還是個(gè)讓業(yè)界摸索其定義和作法的階段,然而,這個(gè)階段很顯然已經(jīng)跨越,沒(méi)有多少人懷疑今日的晶片設計必須有系統化的架構與能力了?,F階段IC設計業(yè)者所關(guān)注的問(wèn)題已經(jīng)轉向:如何以又快又好的方式來(lái)發(fā)展SoC晶片
  • 關(guān)鍵字: MATLAB  SoC  

基于A(yíng)D9430的數據采集系統設計

  • 摘   要:本文介紹了高速ADC AD9430的功能,詳細說(shuō)明了使用高速FPGA來(lái)控制AD9430構成高速(140MSPS)、高精度(12位)數據采集系統的設計方法,并給出了具體實(shí)現的系統框圖和測試結果。關(guān)鍵詞:數據采集;FPGA;AD9430引言結合實(shí)際任務(wù)的要求,本文提出了一種基于A(yíng)D9430的高速數據采集系統,主要用于采集雷達回波。在這個(gè)系統中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時(shí)通過(guò)FPDP(Front Panel Data Port)總線(xiàn)將采集的數據發(fā)送出去。由
  • 關(guān)鍵字: AD9430  FPGA  數據采集  

基于FPGA的非對稱(chēng)同步FIFO設計

  • 摘    要:本文在分析了非對稱(chēng)同步FIFO的結構特點(diǎn)及其設計難點(diǎn)的基礎上,采用VHDL描述語(yǔ)言,并結合FPGA,實(shí)現了一種非對稱(chēng)同步FIFO的設計。關(guān)鍵詞:非對稱(chēng)同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數據緩存的電路器件,可應用于包括高速數據采集、多處理器接口和通信中的高速緩沖等各種領(lǐng)域。然而在某些應用,例如在某數據采集和處理系統中,需要通過(guò)同步FIFO來(lái)連接8位A/D和16位數據總線(xiàn)的MCU,但是由于目前同步FIFO器件的輸入與輸
  • 關(guān)鍵字: BlockRAM  DLL  FPGA  VHDL  非對稱(chēng)同步FIFO  存儲器  

基于FPGA的高速數字鎖相環(huán)的設計與實(shí)現

  • 摘    要:本文提出了一種利用邊沿觸發(fā)鑒相縮短鎖相環(huán)捕獲時(shí)間的方案,并詳細介紹了該方案基于FPGA的實(shí)現方法。通過(guò)對所設計的鎖相環(huán)進(jìn)行計算機仿真和硬件測試,表明該方案確實(shí)可以提高鎖相環(huán)的捕獲性能。關(guān)鍵詞:數字鎖相環(huán)(DPLL);捕獲時(shí)間;FPGA;VHDL引言捕獲時(shí)間是鎖相環(huán)的一個(gè)重要參數,指的是鎖相環(huán)從起始狀態(tài)到達鎖定狀態(tài)所需時(shí)間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發(fā)生快速變化(每秒幾百次到幾千次,甚至高達上萬(wàn)次),要求鎖相環(huán)能夠對信號相位快速捕獲。因此
  • 關(guān)鍵字: FPGA  VHDL  捕獲時(shí)間  數字鎖相環(huán)(DPLL)  

2005年3月2日,華大電子獲ARM922T處理器授權

  •   2005年3月2日 華大電子獲ARM922T處理器授權,用于SoC設計。中國領(lǐng)先的IC設計公司選擇ARM架構以滿(mǎn)足本地市場(chǎng)對先進(jìn)電子產(chǎn)品的需求。
  • 關(guān)鍵字: ARM  處理器  SoC  

集系統級FPGA芯片XCV50E的結構與開(kāi)發(fā)

  • VirtexE系列是XILINX公司生產(chǎn)的新型FPGA芯片,可用來(lái)進(jìn)行數十萬(wàn)邏輯門(mén)級的系統設計和百兆赫茲級的高速電路設計。
  • 關(guān)鍵字: FPGA  50E  XCV  50    

基于FPGA的光柵尺信號智能接口模塊

  • 介紹了一種基于A(yíng)LTERA公司大規??删幊踢壿嬈骷﨓PF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數電路、接口處理電路的設計原理,風(fēng)時(shí)給出了詳細的電路和仿真波形。
  • 關(guān)鍵字: FPGA  光柵  信號  模塊    

基于FPGA的同步測周期高精度數字頻率計的設計

  • 摘    要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個(gè)高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實(shí)現進(jìn)行了仿真驗證,給出了測試結果。關(guān)鍵詞:頻率計;VHDL;FPGA;周期測量 在現代數字電路設計中,采用FPGA結合硬件描述語(yǔ)言VHDL可以設計出各種復雜的時(shí)序和邏輯電路,具有設計靈活、可編程、高性能等優(yōu)點(diǎn)。本文將介紹一種基于FPGA,采用同步測周期的方法來(lái)實(shí)現寬頻段高精度數字頻率計的設計。 圖1 同步測周期計數器
  • 關(guān)鍵字: FPGA  VHDL  頻率計  周期測量  

軟體當家的硬體設計走向

  • 在過(guò)去,想獲得更隹的嵌入式產(chǎn)品功能,設計者想到的不二法門(mén)往往是采用更新一代的晶片制程技術(shù),要不然,這樣的硬體設計取向至少能提供更小的尺寸,或更低的成本,而維持一定的功能水準
  • 關(guān)鍵字: 嵌入式  FPGA  DSP  

Cypress推出小體積高集成度PSoCTM器件

  • 賽普拉斯半導體公司的子公司——賽普拉斯微系統公司 (Cypress MicroSystems) 近日宣布:其體積最小、集成度最高的可編程系統級芯片 (PSoCTM) 混合信號陣列已進(jìn)入批量生產(chǎn)銷(xiāo)售階段。除了4個(gè)可配置模擬部件和4個(gè)可配置數字部件之外,CY8C21x34器件還提供了用于程序存儲器的8K字節快閃存儲器和用于數據存儲的512字節SRAM,從而使其成為對成本敏感的消費類(lèi)和工業(yè)控制應用(比如觸摸感應控制屏、安全傳感器和控制、智能型溫度、壓力和流量傳感器、大型傳感器陣列、風(fēng)扇控制器和電池充電器等)的理
  • 關(guān)鍵字: Cypress  SoC  ASIC  

Cyclone II FPGA滿(mǎn)足低成本大批量應用需求

  • 2004年8月A版   Altera公司推出新款Cyclone II系列FPGA器件。Cyclone II FPGA的成本比第一代Cyclone器件低30%,邏輯容量大了三倍多,可滿(mǎn)足低成本大批量應用需求。 市場(chǎng)驅動(dòng)力   隨著(zhù)低復雜度FPGA器件成本的不斷下降,具有靈活性和及時(shí)面市優(yōu)勢的FPGA與 ASIC相比更有競爭性,在數字消費市場(chǎng)上的應用也急劇增加。第一代Cyclone系列迄今發(fā)售了3百多萬(wàn)片,在全球擁有3,000多位客戶(hù),對大批量低成本數字消費市場(chǎng)有著(zhù)巨大的影響,該市場(chǎng)消納了三分之一的器件
  • 關(guān)鍵字: FPGA  嵌入式  

基于FPGA的HDLC轉E1傳輸控制器的實(shí)現

  • 摘    要:本文介紹了一種用FPGA實(shí)現的HDLC轉E1的協(xié)議控制器,能實(shí)現將速率為N
  • 關(guān)鍵字: E1  FPGA  HDLC  幀結構  
共7889條 520/526 |‹ « 517 518 519 520 521 522 523 524 525 526 »

fpga soc介紹

您好,目前還沒(méi)有人創(chuàng )建詞條fpga soc!
歡迎您創(chuàng )建該詞條,闡述對fpga soc的理解,并與今后在此搜索fpga soc的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>