<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

基于FPGA的高頻時(shí)鐘的分頻和分配設計

  • 介紹了為PET(正電子發(fā)射斷層掃描儀)的前端電子學(xué)模塊提供時(shí)間基準而設計的一種新型高頻時(shí)鐘扇出電路。
  • 關(guān)鍵字: FPGA  高頻時(shí)鐘  分頻  分配    

基于FPGA的新型諧波分析儀設計

  • 給出一種基于FPGA的新型諧波分析儀的設計方案。
  • 關(guān)鍵字: FPGA  諧波分析儀    

數字簽名算法SHA-1的FPGA高速實(shí)現

  • 常用的信息驗證碼是使用單向散列函數生成驗證碼,安全散列算法SHA-1使用在是因特網(wǎng)協(xié)議安全性(IPSec)標準中。
  • 關(guān)鍵字: FPGA  SHA  數字簽名算法  高速實(shí)現    

FPGA芯片APA150及其應用

  • 文章介紹了APA150的主要特點(diǎn)、內部結構、主要性能參數,給出了APA150在通信系統設計中的應用實(shí)例。
  • 關(guān)鍵字: FPGA  APA  150  芯片    

基于FPGA的快速傅立葉變換

  • 在對FFT(快速傅立葉變換)算法進(jìn)行研究的基礎上,描述了用FPGA實(shí)現FFT的方法,并對其中的整體結構、蝶形單元及性能等進(jìn)行了分析。
  • 關(guān)鍵字: FPGA  傅立葉變換    

異步FIFO結構及FPGA設計

  • 首先介紹異步FIFO的概念、應用及其結構,然后分析實(shí)現異步FIFO的難點(diǎn)問(wèn)題及其解決辦法;在傳統設計的基礎上提出一種新穎的電路結構并對其進(jìn)行綜合仿真和FPGA實(shí)現。
  • 關(guān)鍵字: FIFO  FPGA    

3-DES算法的FPGA高速實(shí)現

  • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實(shí)現3-DES算法的設計要點(diǎn)及關(guān)鍵部分的設計。
  • 關(guān)鍵字: FPGA  DES  算法  高速實(shí)現    

基于CPLD/FPGA的半整數分頻器的設計

  • 簡(jiǎn)要介紹了CPLD/FPGA器件的特點(diǎn)和應用范圍,并以分頻比為2.5的半整數分頻器的設計為例,介紹了在MAX+plus II開(kāi)發(fā)軟件下,利用VHDL硬件描述語(yǔ)言以及原理圖的輸入方式來(lái)設計數字邏輯電路的過(guò)程和方法。
  • 關(guān)鍵字: CPLD  FPGA  整數  分頻器    

零功耗超快速CPLD器件ispMACH4000Z及其應用

  • 介紹了萊迪思半導體公司推出的零功耗超快速復雜中編程邏輯器件ispMACH4000Z的特征、結構和原理。
  • 關(guān)鍵字: ispMACH  4000Z  CPLD  4000    

用CPLD實(shí)現單片機讀寫(xiě)模塊

  • 介紹實(shí)現單片機與Xilinx公司XC9500系列可編程邏輯器件的讀寫(xiě)邏輯功能模塊的接口設計,以及Xilinx公司的XC9500系列可編程邏輯器件的開(kāi)發(fā)流程。
  • 關(guān)鍵字: CPLD  單片機  讀寫(xiě)模塊    

基于FPGA的總線(xiàn)型LVDS通信系統設計

  • 本文介紹一種基于總線(xiàn)型LVDS的通信系統方案,以及利用FPGA芯片實(shí)現系統核心模塊的設計方法。
  • 關(guān)鍵字: FPGA  LVDS  總線(xiàn)  通信    

用CPLD控制曼徹斯特編解碼器

  • 討論如何使用CPLD實(shí)現單片機與曼徹斯特編解碼器的接口。
  • 關(guān)鍵字: CPLD  曼徹斯特  編解碼器    

基于FPGA的多路模擬量、數字量采集與處理系統

  • 提出一種基于FPGA技術(shù)的多路模擬量、數字量采集與處理系統的設計方案,分析整個(gè)系統的結構,并討論FPGA內部硬件資源的劃分和軟件的設計方案等。
  • 關(guān)鍵字: FPGA  多路  模擬量  數字量采集    

固定幾何結構的FFT算法及其FPGA實(shí)現

  • 固定幾何結構的FFT算法及其FPGA實(shí)現。
  • 關(guān)鍵字: FPGA  FFT  幾何  算法    

CPLD器件在時(shí)間統一系統中的應用

  • 本文介紹一種利用CPLD器件實(shí)現的可編程的性能良好的IRIG-B碼源。
  • 關(guān)鍵字: CPLD  器件  系統  中的應用    
共6982條 462/466 |‹ « 457 458 459 460 461 462 463 464 465 466 »

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>