<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic

Open-Silicon 采用多種MIPS內核 加速下一代ASIC設計

  •   MIPS 科技公司(MIPS Technologies Inc.,納斯達克交易代碼:MIPS),半導體 ASIC 公司 Open-Silicon,Inc. 共同宣布,他們將合作幫助芯片設計公司以前所未有的速度將其定制 ASIC 設計推向市場(chǎng)。   根據協(xié)議,Open-Silicon 公司可獲得多種優(yōu)化和可合成 MIPS32TM 內核的使用權,以及通過(guò)利用多種設計中的內核所獲得的知識。Open-Silicon 的客戶(hù)可以選擇適合其設計的內核,從針對下一代移動(dòng)設備的低功耗內核,到在提升系統性能的同時(shí)能夠
  • 關(guān)鍵字: MIPS  Open-Silicon  ASIC  芯片設計  

基于FPGA設計航空電子系統

  •   基于現場(chǎng)可編程門(mén)陣列 (FPGA) 核心的實(shí)施體現了先進(jìn)的現代航空電子設計方法。   這項技術(shù)具有多種優(yōu)勢,如廢棄組件管理、降低設計風(fēng)險、提高集成度、減小體積、降低功耗和提高故障平均間隔 時(shí)間(MTBF)等,吸引著(zhù)用戶(hù)將原來(lái)的系統轉移到此項技術(shù)。MIL-STD-1553 的市場(chǎng)可能隨著(zhù)這種趨勢而繁榮起來(lái) ;事實(shí)上,某些客戶(hù)已經(jīng)覺(jué)得這項技術(shù)的實(shí)施有點(diǎn)姍姍來(lái)遲。   MIL-STD-1553 核心帶來(lái)了多種好處,它代表著(zhù)徹底告別了 ASIC 傳統。FPGA 中加入一項知識產(chǎn)權核心,就獲得了一種與眾不同
  • 關(guān)鍵字: FPGA  航空電子  ASIC  MIL-STD-1553  

ST公布導入經(jīng)認證的設計流程,加快下一代半導體開(kāi)發(fā)過(guò)程

  •   微電子半導體解決方案全球領(lǐng)先廠(chǎng)商意法半導體(紐約證券交易所代碼:STM)宣布,采用經(jīng)權威機構認證的電子系統級(ESL)系統芯片參考設計流程。   在十多個(gè)采用新設計流程開(kāi)發(fā)的專(zhuān)用集成電路(ASIC)成功定案后,顯示新設計流程較傳統方法提高生產(chǎn)率四到十倍,已經(jīng)在ST內部推廣應用,。此外,市場(chǎng)對整合數字信號和射頻/混合信號技術(shù)的完整系統級平臺的需求日益增長(cháng),ST的解決方案還能滿(mǎn)足消費電子市場(chǎng)領(lǐng)先廠(chǎng)商的設計需求。ST的很多尖端產(chǎn)品都已利用這個(gè)參考設計流程開(kāi)發(fā),如200萬(wàn)像素YUV CMOS 圖像傳感器和高
  • 關(guān)鍵字: ST  ESL  消費電子  CMOS  ASIC  安捷倫  ADS  

量產(chǎn)應用的高功效定制

  •   編者按:可配置處理器正在通過(guò)它的靈活性為系統架構是和開(kāi)發(fā)人員減輕設計負擔。以便攜式產(chǎn)品為例,產(chǎn)品功能日益復雜 上市時(shí)間要求越來(lái)越短,設計預算也在縮減,應對這些設計挑戰的關(guān)鍵是在一個(gè)通用平臺上開(kāi)發(fā)新產(chǎn)品,這一平臺要足夠靈活以實(shí)現定制化和優(yōu)化功能。而在機器視覺(jué)領(lǐng)域,實(shí)時(shí)深度感知目前是通過(guò)立體圖像來(lái)計算深度的,算法的計算量很大。而采用FPGA的解決方案能使處理器的時(shí)間得到緩解,減少器件的成本,例如MPU、DSP、激光器和鏡頭等。通過(guò)提供給機器人其環(huán)境中的差異測繪,FPGA使機器人中的CPU專(zhuān)注于重要的高層任
  • 關(guān)鍵字: 移動(dòng)設備  ASIC  ASSP  便攜式  VLP  PMP  200806  

核心硅片市場(chǎng)大者恒大

  •   全球核心硅片市場(chǎng)2007年強勁增長(cháng), 從2006年的929.7億美元增長(cháng)至991億美元,增長(cháng)率為6.6%。核心硅片是半導體市場(chǎng)中最大的單一領(lǐng)域,占總體營(yíng)業(yè)收入的36%以上,該市場(chǎng)由ASIC、可編程邏輯器件(PLD)和專(zhuān)用標準產(chǎn)品(ASSP)構成。iSuppli公司認為,只有市場(chǎng)中的領(lǐng)先廠(chǎng)商受益最多,它們的市場(chǎng)份額繼續上升,擠占規模較小廠(chǎng)商的份額。   按總體核心硅片營(yíng)業(yè)收入排名,第一位仍然是德州儀器,2007年銷(xiāo)售額為74億美元,不過(guò)比2006年下降了4.1%。英特爾繼續位居第二,高通和索尼分別
  • 關(guān)鍵字: 半導體  ASIC  PLD  硅片  ASSP  200806  

傳感器/ASIC集成縮小電流變送器體積

  •   電力電子的發(fā)展趨勢與其他電子領(lǐng)域的發(fā)展趨勢沒(méi)有什么不同——更大規模集成加降低元件數量。但是,由于電力電子系統中存在散熱器、磁性元件與線(xiàn)圈等元件,使高水平集成更加困難。微機電系統(MEMS)已在檢測系統得到應用,并可能應用于系統的其他部分。   傳統的電流變送器不適合于家電產(chǎn)品和空調系統市場(chǎng),因為它們體積太大、價(jià)格高昂。而一種成本較低、體積較小的變送器則使得測量這些系統的電流成為可能,唯一受到的限制是漏電、間隙和絕緣等級等外界因素。   用于LEM自己的LTS電流變送器的應用
  • 關(guān)鍵字: MEMS  ASIC  電力電子  LEM  

嵌入式系統中IP協(xié)議用ASIC器件電路設計

  • 設計并實(shí)現一個(gè)能完成IP協(xié)議功能的ASIC器件;討論器件的穩定工作條件。任何數字化的工業(yè)設備都可以使用個(gè)IP協(xié)議器件直接連接到基于IP的網(wǎng)絡(luò )中。
  • 關(guān)鍵字: 嵌入式系統  IP  ASIC  

Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC

  • ?  為幫助設計人員提高集成度,進(jìn)一步創(chuàng )新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領(lǐng)先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場(chǎng)上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價(jià),具有1330萬(wàn)邏輯門(mén)。Alte
  • 關(guān)鍵字: Altera  40-nm FPGA   ASIC  

多媒體處理器DM642及其在視頻監控中的應用

  •   引 言   視頻監控系統的設計方案有很多種,但是市場(chǎng)產(chǎn)品的主流一般選擇兩種方案:一是基于CPU和專(zhuān)用的視頻編解碼ASIC芯片。該方案選擇以ARM為核心的CPU和專(zhuān)用媒體處理芯片搭建。優(yōu)點(diǎn)是開(kāi)發(fā)時(shí)間相對較短,但由于采用ASIC,靈活性較差,產(chǎn)品一旦定型,很難更改。二是采用面向媒體處理的專(zhuān)用DSP。其開(kāi)發(fā)時(shí)間不長(cháng),優(yōu)點(diǎn)是由于算法是軟件代碼,所以可以不斷對產(chǎn)品性能進(jìn)行升級,重復開(kāi)發(fā)成本較低。由全球最大的DSP制造商德州儀器(TI)推出的TMS320DM642(以下簡(jiǎn)稱(chēng)DM642)作為一款高性?xún)r(jià)比、專(zhuān)用于多
  • 關(guān)鍵字: 多媒體  處理器  視頻監控  ASIC  CPU  DSP  CCS  DM642  

FPGA競爭好像在演戲(上)

  •   若要問(wèn):半導體業(yè)哪個(gè)領(lǐng)域最有趣?我認為FPGA。作為記者,大家一提起FPGA公司就很興奮,太充滿(mǎn)活力了,有時(shí)過(guò)分得充滿(mǎn)戲劇性。   當中國第一高樓——上海金茂大廈剛剛落成時(shí),A公司在上海成立辦事處,邀請記者從北京到上海觀(guān)摩,下榻金茂。一周后,X公司也宣布已經(jīng)成立上海辦事處,也盛情邀請記者去那里看看,也同樣入住金茂。 ????????????&nbs
  • 關(guān)鍵字: FPGA  半導體  ASIC  CPLD  

FPGA挑戰特殊應用,將吞食更多市場(chǎng)

  •         根據牧本定律(Makimoto’s Wave),從2007年開(kāi)始的10年,進(jìn)入了在可編程性基礎上的客戶(hù)定制產(chǎn)品流行時(shí)代。專(zhuān)做標準產(chǎn)品的FPGA也在悄然分化,更加面向特定的應用。                    
  • 關(guān)鍵字: FPGA  ASIC  USB  SPI  Xilinx  Altera    

基于軟件的GPS接收機本地系統

  •   0引言   對于一個(gè)普通的GPS(全球定位系統)接收機來(lái)說(shuō),其對信號的捕獲和追蹤均由硬件進(jìn)行處理,主要是用ASIC(專(zhuān)用集成電路)實(shí)現。用ASIC的主要好處之一是它的有效性,能夠對GPS信號進(jìn)行有效處理,但它的造價(jià)較高,而目前GPS技術(shù)還在高速發(fā)展,各種算法還在不斷研究,如果都用ASIC來(lái)實(shí)現,顯然并不現實(shí)。而使用軟件來(lái)模擬搭建GPS的接收系統,不但可以方便地對現有的一些算法進(jìn)行比較,而且也能快速地應用到實(shí)際中。在該系統中,用A/D轉換器將輸入的模擬信號數字化,然后交由軟件接收機處理,由此重構的系統
  • 關(guān)鍵字: GPS  ASIC  A/D轉換器  MATLAB  

Catalyst新型5通道電壓監控器降低系統成本節約板基空間

  •   Catalyst半導體繼續快速擴展電壓監控產(chǎn)品線(xiàn),為微處理器、微控制器,ASIC器件和其它系統處理器的應用新增一款高精度超低功耗5通道監控器件。5通道電壓監控被整合于一個(gè)小尺寸的8引腳MSOP封裝之內,CAT885能有效降低系統成本、節約電路板空間。   CAT885具備低有效漏極開(kāi)路輸出及手動(dòng)復位輸入的特點(diǎn),可針對各種電子產(chǎn)品完成系統復位和監控功能。CAT885可以監控多達5通道的系統電壓,若所有被監控的電源電壓已經(jīng)超過(guò)額定電平值,并且隨后被啟動(dòng)的器件內部計時(shí)器超時(shí)溢出后,有效的復位輸出才會(huì )終止,
  • 關(guān)鍵字: Catalyst  電壓監控器  微處理器  微控制器  ASIC  

采用DSP、PLD和ASIC實(shí)現多速濾波器設計的比較

  • 許多通信系統都要用到多速濾波器(multirate filter),多速濾波器是指輸出數據速率與輸入數據速率不相等的濾波器,常用于某個(gè)物理接口如數模轉換器(DAC)或模數轉換器(ADC)的接口處。
  • 關(guān)鍵字: ASIC  DSP  PLD  濾波器設計    

VERISILICON加盟“功耗前鋒倡議”加速高級低功耗設計

  •   世界級ASIC設計晶圓廠(chǎng)及定制解決方案供應商VeriSilicon Holdings Co., Ltd.(VeriSilicon)“已經(jīng)加盟功耗前鋒倡議”( Power Forward Initiative,PFI),計劃為其ASIC客戶(hù)提供基于通用功率格式(Common Power Format,CPF)的設計解決方案。   VeriSilicon采用Cadence低功耗解決方案,是業(yè)界領(lǐng)先的完整的設計流程,以Si2標準的CPF為基礎,貫穿邏輯設計、驗證、實(shí)現等技術(shù)。這種針
  • 關(guān)鍵字: 晶圓  VeriSilicon  ASIC  低功耗  CPF  
共518條 22/35 |‹ « 20 21 22 23 24 25 26 27 28 29 » ›|

asic介紹

ASIC(Application Specific Integrated Circuit)是專(zhuān)用集成電路。 目前,在集成電路界ASIC被認為是一種為專(zhuān)門(mén)目的而設計的集成電路。是指應特定用戶(hù)要求和特定電子系統的需要而設計、制造的集成電路。ASIC的特點(diǎn)是面向特定用戶(hù)的需求,ASIC在批量生產(chǎn)時(shí)與通用集成電路相比具有體積更小、功耗更低、可靠性提高、性能提高、保密性增強、成本降低等優(yōu)點(diǎn)。 ASIC分 [ 查看詳細 ]

asic專(zhuān)欄文章

更多

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>