<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 浮點(diǎn):用 FPGA 嵌入式處理器實(shí)現您的構想

浮點(diǎn):用 FPGA 嵌入式處理器實(shí)現您的構想

作者:Glenn Steiner, 賽靈思公司高級經(jīng)理 Ben Jones,賽靈思公司高級DSP設計工程師 Peter Alfke,賽靈思公司杰出工程師 時(shí)間:2009-10-23 來(lái)源:電子產(chǎn)品世界 收藏

   440 Processor Block: 440 處理器模塊

本文引用地址:http://dyxdggzs.com/article/99212.htm

   440 Processor: PowerPC 440處理器

  PLB and Memory Crossbar: PLB 和存儲器交叉開(kāi)關(guān)

  -5 APU Floating-Point Unit: -5 APU 浮點(diǎn)單元

  in Logic: 邏輯內

  關(guān)于 PowerPC 440 FPU

  賽靈思針對嵌入在 -5 FXT 中的 PowerPC 440 處理器專(zhuān)門(mén)設計了 APU-FPU。FPU 通過(guò) APU 接口與處理器的緊密結合可讓浮點(diǎn)運算單元直接執行原生 PowerPC 浮點(diǎn)指令,這相對軟件仿真而言,速度一般可提高 6 倍。

  除少數情況外,賽靈思 PowerPC FPU 一般符合單精度和雙精度浮點(diǎn)運算的 IEEE-754 標準。賽靈思提供了為 2:1和 3:1 APU-FPU 時(shí)鐘速率而優(yōu)化的變量,使 PowerPC 處理器能夠以最高頻率運行。自發(fā)性指令發(fā)送不僅會(huì )隱藏運算時(shí)延,而且還會(huì )減少每條指令的周期。此外,這些優(yōu)化的實(shí)施方案可充分發(fā)揮器件的高性能 DSP 特性,以縮短運算符時(shí)延并減少邏輯計數與功耗。賽靈思在其嵌入式開(kāi)發(fā)套件 (EDK) 中支持 APU-FPU 流。

  圖 2 為 FPU 架構的整體框架圖。APU-FPU 由執行單元、寄存器文件、總線(xiàn)接口以及所有管理浮點(diǎn)指令執行情況所必需的控制邏輯組成。

 

  FCB2 Bus: FCB2 總線(xiàn)

  FCB2 Bus Interface: FCB2 總線(xiàn)接口

  Execution Control/Decode Logic: 執行控制/解碼邏輯

  Register File & Forwarding: 寄存器文件與轉發(fā)

  Add/Sub/Convert: 添加/子集/轉換

  Compare: 比較

  Multiply: 乘

  Divide: 除

  Square Root: 平方根

  Round: 四舍五入

  圖 2——Virtex-5 FXT PowerPC 440 浮點(diǎn)協(xié)處理器架構

  FPU 含有兩個(gè)變量。雙精度變量可執行除 PowerPC ISA 圖形子集(fsel、fres 和 frsqrte)以外的所有浮點(diǎn)指令,其中也包括單精度變量執行的指令。這意味著(zhù)您能使用帶各種商用編譯器和操作系統的 FPU(具體請參見(jiàn):www..com/ ise/embedded/epartners/listing.htm)。



關(guān)鍵詞: xilinx FPGA Virtex PowerPC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>