解決串行接口中的信號完整性問(wèn)題(05-100)
一直以來(lái),信號完整性都是模擬工程師考慮的問(wèn)題,但是隨著(zhù)串行數據鏈接的傳輸速率向GHz級發(fā)展,數字硬件設計人員現在也必須關(guān)注這個(gè)重要的問(wèn)題。
本文引用地址:http://dyxdggzs.com/article/91474.htm目前,芯片之間的高速串行鏈接已經(jīng)獲得了廣泛的應用,用于提高較窄的總線(xiàn)帶寬的吞吐量。一些最新的DSP和處理器已經(jīng)開(kāi)始采用串行RapidIO對于很多硬件設計人員來(lái)說(shuō),芯片間通訊使用超過(guò)300MHz的總線(xiàn)速率是一個(gè)新的挑戰,而設計出GHz級數據傳輸速率的高質(zhì)量數據鏈接則要求更多的細心和了解,才能確保電路板設計和噪音不會(huì )損害到性能。
本文探討設計人員可能會(huì )面臨的一些信號完整性(SI) 問(wèn)題和注意事項,重點(diǎn)介紹他們面臨的問(wèn)題,并提出一些建議。為了舉例說(shuō)明如何應用這些原則,本文介紹了一種16 端口串行RapidIO交換機。
注意事項
信號質(zhì)量非常重要,在串行RapidIO 中,它是通過(guò)接收眼的大小和形狀來(lái)量化的。接收眼是一種無(wú)限延續的軌跡,在接收眼中,波形會(huì )隨著(zhù)上一個(gè)軌跡不斷延續(圖1)。如果信號路徑中吸收了噪音或其它隨機信號,便會(huì )引起信號抖動(dòng)和接收眼收縮,從而導致信號質(zhì)量下降。

圖1 包含一個(gè)接收眼圖的范圍軌跡

圖2 脈沖過(guò)沖和下沖的典型特征
在超過(guò)300MHz 的頻率上,適用于較低頻率電路板設計的大部分最佳做法都需要修改。FR4材料或許還能夠成功用作基礎材料,但是在更高的頻率上,則需要在阻抗計算和軌跡建模中重新考慮材料的介電常數和損耗系數。通孔通路的設計也變得十分重要,因為未使用的管狀長(cháng)度會(huì )表現出同較厚的電路板和背板不匹配的阻抗。請貼出設計模擬以便對性能進(jìn)行檢驗,并注意信號完整性不太理想的路徑,同時(shí)指出串音區域。
評論