解決串行接口中的信號完整性問(wèn)題(05-100)
- 阻抗不匹配造成的反射會(huì )導致形成差分對的信號線(xiàn)(圖2)出現過(guò)沖、下沖和振鈴,以及接收眼縮小。
布線(xiàn)層的變更、跳出路徑設計不當和連接器選擇不當也會(huì )造成信號中產(chǎn)生不匹配的人為干擾。串行RapidIO 接口的阻抗要求是100Ω差分。建議的構造方法是采用邊緣耦合差分帶狀線(xiàn)(或稱(chēng)共面帶狀線(xiàn)),圖3 顯示的正是這種方法,圖中同時(shí)提供了單端和差分阻抗的方程式。布線(xiàn)時(shí)應當最大限度地減少在不同層之間的轉換。除了BGA 襯墊之外,通常每個(gè)路徑最多允許兩個(gè)通路。
本文引用地址:http://dyxdggzs.com/article/91474.htm- 回流電流路徑的定義是電流回到出發(fā)點(diǎn)時(shí)經(jīng)過(guò)的路徑- 通過(guò)地層、電源層、其它信號路徑以及通過(guò)IC。返回路徑的完整性可通過(guò)繪制一個(gè)追蹤電流從驅動(dòng)器經(jīng)信號導線(xiàn)到達接收器的環(huán)路來(lái)進(jìn)行評估- 循環(huán)的區域越小,產(chǎn)生的自感應系數也越低。
以下設計規則適用于所有的返回路徑。
-不要通過(guò)參考層的裂口傳送受阻抗約束的信號。
-不要在參考層上傳送信號。
-更改信號層不能強迫返回路徑對參考層進(jìn)行更改。如果必須對參考層進(jìn)行更改,請從一個(gè)VSS 參考層更改到另一個(gè)VSS 參考層,并在盡可能接近信號通路的地方放置一個(gè)連接這兩個(gè)層的通路。此規則同樣也適用于從一個(gè)VCC 層到另一個(gè)VCC 層進(jìn)行參考層更改。
-不要通過(guò)通路反面襯墊或插槽反面襯墊發(fā)送信號。
- 如果屬于不同信號組的路徑之間距離太近,則便會(huì )造成串音。在串行通訊鏈接中,結果就是由于抖動(dòng)而造成接收眼閉合。出現這種情況也可能是因為路徑曲線(xiàn)實(shí)施不當,一部分信號采用短路徑(曲線(xiàn)的跳躍足),而主信號卻采用長(cháng)路徑,從而引起路徑長(cháng)度匹配出現問(wèn)題。在非常密集的設計中,串音可以通過(guò)使用保護路徑來(lái)解決,在保護路徑中線(xiàn)路平行地到達信號路徑并連接到參考。
- 時(shí)鐘產(chǎn)生和緩沖可能會(huì )導致噪音,除非非常注意一些細節,例如去耦和制造商的布局指南,這樣才能確保最高質(zhì)量的輸出。必須嚴格控制路徑的阻抗,以避免產(chǎn)生不希望的反射。設計的復雜性以及在電源層和地層引入布線(xiàn)間隙也可能會(huì )導致時(shí)鐘產(chǎn)生器產(chǎn)生很高的噪音。
- 如果沒(méi)有為瞬時(shí)電流提供足夠的銅線(xiàn)或者去耦電容器的位置不當,那么便會(huì )造成電源分配。單端平行總線(xiàn)會(huì )在電源層和地層產(chǎn)生瞬時(shí)電流,從而產(chǎn)生噪音。
- 在高比特率系統中應當使用由專(zhuān)為高頻率和G 級應用而設計的電纜和連接器組成的互連。使用錯誤的類(lèi)型或者電纜和連接器搭配不當將會(huì )降低信號的質(zhì)量,而且不能恢復。
- 在選擇組件時(shí),必須選擇一家合適的制造商,其組件應該專(zhuān)為解決高速設計問(wèn)題而設計。設備必須提供充足的功耗能力以及正確放置和分隔的地面連接,以避免芯片核心供應不穩定,避免增加噪音,并利用有效的退耦策略進(jìn)行補充。對于控制噪音來(lái)說(shuō),核心邏輯電源和地面同I/O電源和地面之間的分隔也是至關(guān)重要的。合適的設備加上優(yōu)秀的設計將有助于滿(mǎn)足高速要求,并使設計人員能夠有效地解決信號完整性問(wèn)題。

圖3 建議的邊緣耦合差分帶狀線(xiàn)配置,圖中給出了單端阻抗Z0 和差分阻抗Zdiff 的方程式

圖4 Tsi568A串行RapidIO交換機接口的結構圖
16端口串行交換機
Tundra Semiconductor 公司 Tsi568A是一種基于標準的高性能16 端口串行RapidIO交換機。RapidIO 是一種專(zhuān)為滿(mǎn)足當前和未來(lái)嵌入式應用需要而設計的點(diǎn)對點(diǎn)分組交換互連協(xié)議,它能夠在處理器、橋、遠程內存或嵌入式應用中的數據層處理元素之間提供高速的串行互連。圖4 顯示了該設備的主要組件。
最典型的應用是無(wú)線(xiàn)嵌入式通訊(節點(diǎn)B、無(wú)線(xiàn)網(wǎng)絡(luò )控制器和媒體網(wǎng)關(guān))。
Tsi568A 專(zhuān)為實(shí)現最高的信號完整性標準而設計,它包含了低噪音邏輯核心和高性能倒裝芯片BGA 封裝等功能。
結語(yǔ)
只要遵循一些基本但是十分重要的設計原則,就能夠在系統中使用高頻率互連(例如RapidIO)而不會(huì )遇到傳統的信號完整性不佳的問(wèn)題。如果能夠盡量縮短路徑和信號通道,采用地層進(jìn)行屏蔽,或是彼此之間能夠保證物理隔離,并且能夠仔細避免阻抗不匹配,那么便可以輕松獲得良好的信號完整性?!?/p>
評論