<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 設計應用 > 一種毫米波CMOS射頻芯片嵌入式偶極子天線(xiàn)

一種毫米波CMOS射頻芯片嵌入式偶極子天線(xiàn)

作者: 時(shí)間:2013-09-18 來(lái)源:網(wǎng)絡(luò ) 收藏

本文引用地址:http://dyxdggzs.com/article/259702.htm

仿真天線(xiàn)輻射效率近似為百分之16。這可能是CMOS基底損耗造成的。H平面圖樣除了在某個(gè)特定方向存在一些衰減之外近似為全向圖樣。H平面仿真最大,最 小和平均增益分別近似為-9,-16和-11dBi。用Simons和Lee描述的技術(shù)測得晶圓上測量天線(xiàn)絕對功率增益。如圖7所示,兩個(gè)相同的射頻芯片 嵌入式天線(xiàn)面對面距離R放置。其中一個(gè)天線(xiàn)為發(fā)射天線(xiàn),而另一個(gè)為接收天線(xiàn)。分隔兩相同天線(xiàn)的距離R應滿(mǎn)足遠場(chǎng)條件,即大于等于


這里D和λ0分別為射頻芯片嵌入式天線(xiàn)最大孔徑與工作頻率自由空間波長(cháng)。從Friis的功率傳輸公式得知,最大功率天線(xiàn)增益(在偶極子天線(xiàn)的中心前向上)由下式給出:

這里



Gt和Gr =發(fā)送和接收天線(xiàn)增益

Pt =發(fā)送功率

Pr =接收功率

同樣,因為兩天線(xiàn)相同,Gr= Gt=G。功率比Pr/Pt為由VNA得來(lái)的實(shí)測直接傳輸系數|S21|2。圖8給出了晶片上測量設置的探針臺顯微圖。60GHz實(shí)測最大天線(xiàn)功率增益約為-10dBi。這與仿真結論完美一致。表2給出了天線(xiàn)輻射特征的性能總結。

圖7 射頻芯片嵌入式天線(xiàn)晶片上測試的配置圖示


結論

本文討論了一種帶有集成微帶過(guò)孔不平衡-平衡器,60GHz的設計,制造和晶圓上測量。這是為了利用集成低成本單 片集成CMOS射頻前端電路的天線(xiàn)為60GHz無(wú)線(xiàn)電實(shí)現一種射頻芯片嵌入式系統(SoC)。天線(xiàn)芯片使用0.18微米CMOS工藝制造,芯片尺寸為 0.75 × 0.66 mm。

使用了基于FEM的一種3D全波EM solver—進(jìn)行設計仿真。對輸入VSWR和射頻芯片嵌入式天線(xiàn)的最大天線(xiàn)功率增益做了晶圓上測量。實(shí)測天線(xiàn)VSWR在55到65GHz之間小 于3。實(shí)測H平面輻射圖樣近似為全向圖樣,而且仿真天線(xiàn)輻射效率近似為16。這可能是CMOS基底損耗引起的。60GHz處實(shí)測天線(xiàn)功率增益約為 -10dBi,這與仿真結果很好地一致。今后將會(huì )獲得所設計的帶有60GHz CMOS射頻前端電路的60GHz射頻芯片嵌入式天線(xiàn)的集成產(chǎn)品。


表2 帶過(guò)孔不平衡-平衡器的60GHz 性能總結
圖8 探針臺晶圓測試設置

申明

作者想感謝臺灣National Science委員會(huì )芯片制造中心(CIC)在TSMC CMOS工藝方面的幫助。


上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>