<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > 用ADIsimADC選擇高速數據轉換器(圖)

用ADIsimADC選擇高速數據轉換器(圖)

——
作者:美國模擬器件公司 Joanne Mistler 時(shí)間:2007-02-06 來(lái)源: 收藏
摘 要:介紹了一種使用vco實(shí)現調頻的鎖相環(huán)電路并給出了關(guān)鍵技術(shù),變容二極管直接調頻和鎖相,環(huán)路濾波器的設計及實(shí)驗結果。該電路不僅具有低相位噪聲、高穩定載波、很小的非線(xiàn)性失真,而且具有理想的音頻調制頻響。
關(guān)鍵詞:調頻;變容二極管;自動(dòng)相位控制

---系統開(kāi)發(fā)工程師面臨著(zhù)無(wú)線(xiàn)和有線(xiàn)通信系統需要更低噪聲、更高速、多載波、更大寬帶和更快速配置的挑戰。圖1示出了高速轉換器提供測量信號路徑中的功率放大器預失真、接收信號路徑中的基帶(i/q)信號檢測以及發(fā)射信號路徑中的調制。熟悉數據轉換器體系結構、參考設計以及建模工具將有助于設計工程師為系統設計選擇最佳的數據轉換器。
---數據轉換器的配置直接影響系統檢測小信號的能力,尤其是存在干擾時(shí)。設計工程師必須選擇數據轉換器以滿(mǎn)足功耗、速度和精度的要求,同時(shí)還要滿(mǎn)足封裝尺寸、成本和投放市場(chǎng)時(shí)間的要求。
---理想情況下,預期的元器件性能應該與它們的實(shí)際性能非常接近,以便將再設計及其成本降到最低。詳細的仿真和評估工具非常有效,并且可以在實(shí)際硬件產(chǎn)生前分析系統配置。這樣可以減小硬件的改變,簡(jiǎn)化數據轉換器的選擇過(guò)程并且加速開(kāi)發(fā)。


系統級體系結構
---在整個(gè)設計過(guò)程中要進(jìn)行性能和成本的折中。應該確定使用超外差采樣還是直接變頻方法,現在的許多接收機采用中頻(if)欠采樣方法。這里,if落在adc的第二或第三奈奎斯特頻帶。在這樣條件下工作的數據轉換器會(huì )影響系統性能,包括電源變化、極端溫度和無(wú)源元件的允許差。
---系統體系結構的確定涉及許多因素,包括從理論知識、系統分析和參考設計。以前類(lèi)似的成功設計可以指導選擇哪一個(gè)體系結構。在系統分析級,應該探討的一個(gè)問(wèn)題:是在一個(gè)12位adc前加一個(gè)增益級還是用一個(gè)14位adc來(lái)實(shí)現,或者考慮是使用雙dac加模擬調制器產(chǎn)生if還是使用非常高速的dac。參考設計可以演示元件已證實(shí)的性能,但這只能簡(jiǎn)單地提供一個(gè)指導原則,因為實(shí)際性能依賴(lài)于元器件在實(shí)際系統條件下如何工作。

系統技術(shù)要求
---無(wú)線(xiàn)、有線(xiàn)、點(diǎn)對點(diǎn)和高速通信系統的設計工程師需求的元器件應該支持:提高速度以適應信號帶寬的提高;提高分辨率以適應小信號檢測;提高信噪比和對雜散抑制能力;降低功耗。
---信號帶寬越寬意味著(zhù)它包含的信息越多,這導致更快的通信和更好的反應能力。提高分辨率意味著(zhù)要求提高對小信號的檢測能力。由于信噪比和對雜散抑制能力的提高,很容易在有噪聲、干擾或阻塞條件下檢測這些小信號。

數據轉換器技術(shù)指標
---選擇數據轉換器的第一步是把通信標準要求轉化成系統級要求。例如,用于寬帶cdma的3gpp標準要求有用信道上的阻塞抑制為87db。這就確定了收發(fā)器信號鏈數據轉換器對信噪比(snr)、增益和噪聲指數(nf)的要求。
---選擇數據轉換器的下一步涉及到數據轉換器的技術(shù)指標與系統要求進(jìn)行比較。必須明確定義關(guān)鍵的系統要求,例如輸入頻率、輸出信號處理、鎖相和頻率合成。選擇過(guò)程越快和越精確,越能滿(mǎn)足系統投放市場(chǎng)時(shí)間和成本的要求。
---高速數據轉換器提供多種特性,以幫助設計工程師優(yōu)化他們的通信系統性能,這些特性包括:分辨率(由位數確定,決定可檢測的最小信號);模擬帶寬(確定可轉換的最高模擬輸入頻率或輸出頻率);編碼或時(shí)鐘速率(確定數據轉換器的采樣速度);無(wú)雜散動(dòng)態(tài)范圍(確定adc對干擾的靈敏度或dac的發(fā)送掩碼);噪聲和失真(能夠限制數據轉換器的動(dòng)態(tài)性能);線(xiàn)性、失調和增益(確定數據轉換器輸出如何精確地表示輸入);功耗(能夠影響系統劃分和總系統預算)。
--- 除了數據轉換,設計工程師也必須考慮其他功能,例如dsp、時(shí)鐘生成和鎖相。數據轉換器非常依賴(lài)于輸入模擬信號和采樣時(shí)鐘的特性。
------較高的頻率和帶寬對應于較快的轉換速率和較高的噪聲。多通道系統可能要求在相同的封裝內有多個(gè)數據轉換器以減小尺寸,尤其是像微微蜂窩區這樣的室內收發(fā)器單元。電池供電的便攜式手持系統必須保持低功耗。
---大多數的數據轉換器的技術(shù)指標表都規定標準工作條件,例如,輸入頻率、采樣速率、電源電壓和溫度,實(shí)際工作條件將根據系統要求變化。因此,設計工程師必須考慮這些變化將如何影響數據轉換器的線(xiàn)性度、動(dòng)態(tài)范圍、噪聲和失真。

數據轉換器性能
---檢查數據轉換器工作性能如何的一種方法是在評估板上運行它,這需要在獲得數據的同時(shí)進(jìn)行硬件配置、測試和修改工作條件。如果數據轉換器工作得不好,設計工程師必須用另外的器件重新運行上述評估過(guò)程。另外,工程師常常希望用所選的時(shí)鐘和(或)pll電路來(lái)評估性能。對這種硬件的獲得和配置要增加數據轉換器的評估時(shí)間,這個(gè)過(guò)程可能需要幾周的時(shí)間。但是,現在有一種替代方法!
---更快地選擇數據轉換器過(guò)程是:首先使用仿真工具觀(guān)察數據轉換器的性能,這需要符合實(shí)際系統工作條件的精確數據轉換器模型。然后設計工程師會(huì )在建立任何硬件之前選擇數據轉換器。

數據轉換器模型和評估工具
---現在有許多系統級仿真工具。例如,adi公司的adisimadc軟件設計工具是一種行為建模實(shí)例,它使用測試數據、噪聲和失真多項式和傳遞函數來(lái)說(shuō)明一個(gè)模數轉換器如何在用戶(hù)定義的工作條件下完成轉換。adisimadc提供可以由更高級別系統仿真調用的動(dòng)態(tài)鏈接庫程序前端。參考文獻3比較詳細地介紹了如何對數據轉換器建模。
---圖2示出輸入數據轉換器參數的一個(gè)例子。使用包括許多器件模型的adi公司數據轉換器的詳細特性參數生成轉換的數據,也包括用于比較理想的adc模型。評估軟件和數據轉換器模型都可以在www.analog.com/adisimadc網(wǎng)站獲得。
---使用adisimadc工具,設計工程師能夠在實(shí)際條件下快速評估數據轉換器的性能。當硬件實(shí)現時(shí),可以結合實(shí)驗室數據和仿真數據來(lái)考慮系統總體性能。

參考文獻
1 analog devices application note 756, “sampled systems and the effects of clock phase noise and jitter”, b.brannon, 2004
2 analog devices application note 501, “aperture uncertainty and adc system performance”, b. brannon
3 analog devices application note 737, “how
adisimadc models an adc”, b.brannon, s.downing, 2004



關(guān)鍵詞:

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>