<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > Spartan-3實(shí)現DSP嵌入系統在FPD中的應用

Spartan-3實(shí)現DSP嵌入系統在FPD中的應用

作者: 時(shí)間:2010-08-31 來(lái)源:網(wǎng)絡(luò ) 收藏

  *系統時(shí)鐘管理-具有4個(gè)DCM數字時(shí)鐘管理器

  先進(jìn)的時(shí)鐘管理為高性能電路的設計者提供了更大的靈活性和更強的控制能力, 見(jiàn)圖1(b)所示。最多四個(gè)數字時(shí)鐘管理器(DCM),并帶有9個(gè)外部輸出;8個(gè)預設的全球時(shí)鐘網(wǎng)絡(luò ),即8根全局時(shí)鐘線(xiàn)路和豐富的尋址。

Spartan-3實(shí)現DSP嵌入系統在FPD中的應用

  *嵌入式乘法器

  專(zhuān)用的硅資源允許充分地自定義數據路徑,并獲得最佳性能,見(jiàn)圖1(c)所示。 最多104個(gè)18×18乘法器,該乘法器模塊允許兩個(gè)18位二進(jìn)制作為輸入并計算輸出36位結果,見(jiàn)圖所示;而專(zhuān)用的進(jìn)位邏輯和高效級聯(lián),可實(shí)現更多功能。

Spartan-3實(shí)現DSP嵌入系統在FPD中的應用

  *SelectIO-超級連接

  每個(gè)I/O針腳都支持24個(gè)通用I/O標準中的任意一個(gè),所以Spanan-3 可以最低的成本提供最靈活的連接,即可編程I/O技術(shù);支持PCI、HSTL、SSSL、超傳送(HyperTransport)、LVDS、RSDS、LVPECL、LVPEL、LVCMOS及更多。

  2.14邏輯資源

  豐富的邏輯單元,寄存器具有移位能力;18X18乘法器;JTAG邏輯與IEEEll49.1/1532說(shuō)明兼容。

  2.15 可以被Xilinx ISE(系統內仿真器)開(kāi)發(fā)系統支持。即綜合、映射、替代和尋址。

  設備以最低成本提供高密度的,這使得它們非常適合于數量大、注重成本、以為核心的應用程序。

  即嵌入式18×18乘法器(最多104個(gè))、每秒最多3300億次乘法和累加運算(MAC/s)、優(yōu)秀的高速功能的并行實(shí)現能力、靈活的串聯(lián)架構,可實(shí)現成本/功能需求的最佳組合,見(jiàn)圖所示最大的成本/性能靈活性。預驗證的DSP算法和核心,即濾波器、檢波、變換、算法、FEC、相關(guān)器。

  2.2 獨特的器件結構

  系列的結構可由5個(gè)基本的可編程功能模塊組成,分別是可配置邏輯模塊(CLB),輸入/輸出模塊(IOB)、BlockRAM、乘法器模塊和數字時(shí)鐘管理器(DCM)。這些 小模塊的組成如圖2所示。一系列IOB模塊沿芯片的邊沿分布,圍繞著(zhù)一組按規則排列的CLB模塊。如XC3S50型只有一個(gè)按列排列的BlockRAM嵌在陣列中,XC3S200型到XC3S2000小型有兩個(gè)按列排列的BlockRAM,而XC3S4000和XC3S5000有4個(gè)BlockRAM。每個(gè)列狀BLockRAM是由幾個(gè)18kbRAM模塊組成,每個(gè)模塊與專(zhuān)用乘法器有受.。DCM放在BLockRAM的外端。

Spartan-3實(shí)現DSP嵌入系統在FPD中的應用

  由上所見(jiàn), 解決方案的可編程特性降低了新系統設計的內在開(kāi)發(fā)風(fēng)險。由于擁有諸如多個(gè)I/O槽、片上數字時(shí)鐘管理器、以及大量的Block存儲器和分布式存儲器等其它功能,Spartan-3也可以高效實(shí)現許多控制/膠合邏輯功能,有效減小了系統的尺寸、復雜度和成本。



關(guān)鍵詞: FPGA DSP FPD Spartan-3

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>