<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
關(guān) 閉

新聞中心

EEPW首頁(yè) > 工控自動(dòng)化 > 設計應用 > 基于A(yíng)CE約束的S-IRA編譯碼器設計

基于A(yíng)CE約束的S-IRA編譯碼器設計

作者: 時(shí)間:2010-06-29 來(lái)源:網(wǎng)絡(luò ) 收藏

假設v=uPT,v=(v1,v2,…,vM),其中,有下式成立:

本文引用地址:http://dyxdggzs.com/article/202535.htm

由(2)式以及(3)式,計算vi的電路如下:


圖中的第i個(gè)RAM儲存對應循環(huán)置換矩陣的參數,即的第一行“1”元素的位置,因此每個(gè)RAM存儲K個(gè)“1”元素位置。編碼時(shí),每輸入Q個(gè)信息位,SRAA電路便從RAM中讀入循環(huán)置換矩陣的參數。
交織器使用一段RAM存儲交織順序,并按存儲的順序讀出SRAA中運算結果v,即完成交織。
基于上面的SRAA計算電路本文提出了圖5所示的編碼器結構。

為了使編碼連續進(jìn)行,在交織器之后以及編碼器輸出端使用乒乓RAM,如圖5中的RAMl和RAM2,以及RAM3和編碼流程可分為三步:
Stagel:串行輸入信息u,每個(gè)輸入的信息ui分成兩路,一路依次存入Bufferl緩存器,另一路輸入uPT計算電路,計算結果v保存在SRAA電路的寄存器中。
Stage2:從Buffer2中將信息位依次讀至RAMl、RAM2,Bufferl中的信息依次讀至Buffer2,而B(niǎo)ufferl中繼續存入新的信息位。交織器將uPT計算電路的計算結果按交織順序讀至累加器,并將產(chǎn)生的校驗位輸入RAM3、RAM4。
Stage3:將RAMl或RAM2中的信息位u以及RAM3或RAM4中的校驗位p依次讀出,完成碼字的串行輸出。

2 譯碼器設計
譯碼方面采用了LMMSA算法。為了便于硬件的并行處理,本文采用LMMSA譯碼算法,在分層上保證每層的列重至多為1。對于前面所提到的碼,則可以對校驗矩陣按照每行為一層進(jìn)行分層,即從列上看每一層只有一個(gè)循環(huán)位移矩陣或全零矩陣。
針對上面提到的碼本文提出了如圖6所示的譯碼器結構。


其中Q=36,M=14,K=14,設計成輸入緩存部分以及外信息計算部分。其中外信息計算部分每次計算一層的校驗位,因此并行度為Q=36,將接收到的通過(guò)信道串行輸入的每個(gè)信息比特的接收值量化成7位定點(diǎn)數,為了讓譯碼器能連續地接收通過(guò)信道傳遞的信息,輸入緩存部分也采用乒乓RAM的形式。由于外信息計算部分的并行度為Q=36,因此輸入緩存部分與下一級之間的每次輸出/輸出均為Q×7位。由于RAMl、RAM2儲存外信息值,因此直接對其中的外信息進(jìn)行硬判決。



關(guān)鍵詞: S-IRA ACE 編譯碼器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>