<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 智能計算 > 市場(chǎng)分析 > 英特爾 Chiplet 戰略加速 FPGA 開(kāi)發(fā)

英特爾 Chiplet 戰略加速 FPGA 開(kāi)發(fā)

作者: 時(shí)間:2023-08-24 來(lái)源:半導體產(chǎn)業(yè)縱橫 收藏

可編程解決方案事業(yè)部 (PSG) 自 2016 年發(fā)布公司首款 Stratix 10 設備以來(lái),一直依賴(lài)小芯片技術(shù)來(lái)實(shí)現其現場(chǎng)可編程門(mén)陣列 (FPGA)。這些 FPGA 使用的嵌入式多芯片互連橋 (EMIB) 封裝技術(shù)將主 FPGA 芯片連接到各種接口和內存小芯片。英特爾繼續使用相同的 EMIB 封裝技術(shù)將小芯片集成到其下一代英特爾 Agilex FPGA 中?;谛⌒酒脑O計方法的一項顯著(zhù)優(yōu)勢對于英特爾 PSG 尤為重要,即該技術(shù)使英特爾能夠快速為其 FPGA 產(chǎn)品系列添加新成員。

本文引用地址:http://dyxdggzs.com/article/202308/449887.htm

使英特爾 PSG 能夠為其 FPGA 添加許多新功能,包括:

2018 年 2 月:58Gbps PAM4 收發(fā)器。

2019 年 8 月:PCIe 4.0 支持。

2019 年 11 月:業(yè)界首款擁有超過(guò) 1000 萬(wàn)個(gè)邏輯元件的 FPGA。

2022 年 4 月:PCIe 5.0 x16 運行速度為 320 億次傳輸/秒。

2022 年 9 月:直接模擬/數字射頻 (RF) 轉換速度為 640 億次轉換/秒。

2023 年 3 月:116Gbps PAM4 收發(fā)器。

2023 年 5 月:PCIe 5.0 和 CXL 硬件支持。

英特爾 PSG 副總裁兼總經(jīng)理 Deepali Trehan 表示,英特爾 FPGA 中小芯片的功能是客戶(hù)決定在其系統設計中使用這些 FPGA 的主要原因。在 FPGA 中使用小芯片使英特爾能夠在其他設備中提供技術(shù)先進(jìn)的功能(例如上面列出的功能)之前,降低開(kāi)發(fā)風(fēng)險并大大縮短開(kāi)發(fā)時(shí)間。

BittWare 就是此類(lèi)長(cháng)期客戶(hù)之一,該公司開(kāi)發(fā)基于外圍組件互連 Express (PCIe) 總線(xiàn)標準的基于 FPGA 的加速卡。BittWare 開(kāi)發(fā)這些基于英特爾 FPGA 的 PCIe 加速卡已有至少 20 年的歷史。這些 PCIe 卡用于計算加速、網(wǎng)絡(luò )和傳感器融合,并在邊緣應用中經(jīng)常與 Intel Xeon CPU 配合使用,用作高性能數據處理器和輸入/輸出 (I/O) 引擎。

Molex BittWare 業(yè)務(wù)部門(mén)副總裁兼總經(jīng)理 Craig Petrie 指出,在 FPGA 中使用小芯片可以比其他方式更快地為 FPGA 帶來(lái)新的 I/O 功能。組件級的快速上市使得 BittWare 的板級產(chǎn)品也能實(shí)現同樣快速的上市時(shí)間。Petrie 特別指出,小芯片使 BittWare 能夠快速連續提供具有 PCIe 4.0、PCIe 5.0、Compute Express Link (CXL) 和高速以太網(wǎng)端口的加速卡。

Petrie 表示:「Tiles(小芯片)解決了一個(gè)大問(wèn)題?!顾忉屨f(shuō),如果必須為每個(gè)新的 I/O 標準(例如各代 PCIe 和以太網(wǎng)標準)設計新的單片 FPGA,則不可避免地會(huì )出現一些細微的變化在 FPGA 的整體設計上與上一代相比。這些細微的變化需要 BittWare 方面進(jìn)行設計修訂,而這些修訂將需要額外的設計時(shí)間。通過(guò)使用小芯片來(lái)實(shí)現這些 I/O 功能,FPGA 的中心部分(主硅芯片)可以保持不變。因此,小芯片允許英特爾等半導體供應商更快地適應這些新的 I/O 功能,并且無(wú)需重新設計主 FPGA 芯片?!高@降低了我們的設計風(fēng)險,」BittWare 的 Petrie 解釋道。

Liquid-Markets-Solutions (LMS) 聯(lián)合創(chuàng )始人、總裁兼首席執行官 Seth Friedman 對于基于小芯片的 FPGA 也有類(lèi)似的看法。他的公司開(kāi)發(fā)了一種名為「überNIC」的網(wǎng)絡(luò )接口卡(NIC),該卡最初是為金融市場(chǎng)的高速交易領(lǐng)域開(kāi)發(fā)的。在這個(gè)市場(chǎng)中,每一微秒都很重要,因為較慢的交易根本無(wú)法獲得與較快的交易那么多的利潤。因此,LMS 開(kāi)發(fā)了一個(gè)快速、基于硬件的完整以太網(wǎng)協(xié)議棧,并將其體現在其網(wǎng)卡上的 Intel FPGA 中,以滿(mǎn)足金融界的低延遲要求。

而 LMS 很快發(fā)現,許多其他涉及電信、計算、廣播、研究和學(xué)術(shù)界的公司也需要同樣快速的 NIC,用于從測試設備到自動(dòng)視覺(jué)系統等應用。云服務(wù)提供商、超大規模提供商的數據中心也需要高速 NIC。

Friedman 指出,FPGA 中的小芯片通過(guò) PCIe 5.0 接口端口為他的公司帶來(lái)了上市時(shí)間優(yōu)勢,并且將為 CXL 1.1 和 2.0 帶來(lái)同樣的優(yōu)勢?!高@一切都歸功于小芯片技術(shù),」弗里德曼解釋道。他還指出了另一個(gè)對 LMS 很重要的小芯片優(yōu)勢:收發(fā)器密度。使用基于小芯片的 FPGA 和許多高速以太網(wǎng)收發(fā)器,LMS 可以將兩到四倍數量的光纖對插入其 überNIC 之一。

然而,LMS 采用英特爾 FPGA 的目的不僅僅是 I/O 優(yōu)勢。如上所述,FPGA 中的可編程硬件允許該公司構建高速以太網(wǎng)協(xié)議引擎,但 FPGA 中還留有空間來(lái)整合對最終客戶(hù)具有巨大價(jià)值的附加功能。例如,LMS 實(shí)現了英特爾的精確時(shí)間測量 (PTM) 功能,該功能在英特爾第 4 代中找到。一代 Xeon 可擴展 CPU,集成到其 überNIC 卡中。PTM 可以通過(guò)獨立的本地時(shí)鐘精確協(xié)調多個(gè)組件之間的事件。這種精確時(shí)間功能對于為高速金融交易添加時(shí)間戳非常有利,而且在數據流必須具有精確時(shí)間戳的情況下也很有用?!競鹘y的 NIC 無(wú)法提供此功能,」弗里德曼說(shuō)道。該任務(wù)需要 FPGA 中提供的可編程硬件。

Bittware 和 LMS 等客戶(hù)是促使小芯片保留在英特爾 FPGA 路線(xiàn)圖上的因素之一。目前,英特爾 PSG 的 FPGA 依賴(lài)于 EMIB 封裝技術(shù)和英特爾開(kāi)發(fā)的稱(chēng)為高級接口總線(xiàn) (AIB) 的總線(xiàn)協(xié)議,英特爾隨后將其作為開(kāi)源、免版稅標準貢獻給 CHIPS 聯(lián)盟。然而,英特爾 PSG 路線(xiàn)圖超出了目前 EMIB 和 AIB 的使用范圍。

英特爾的 Trehan 表示:「UCIe 對于我們的下一代 FPGA 非常重要?!顾傅氖悄壳坝?UCI Express 開(kāi)發(fā)的通用 Interconnect Express (UCIe) 標準,UCI Express 是英特爾去年 3 月與 Advanced Semiconductor,包括 Engineering Inc. (ASE)、AMD、Arm、Google Cloud、Meta、微軟公司、高通公司、三星和臺積電 (TSMC) 等公司共同成立的行業(yè)聯(lián)盟和非營(yíng)利組織。通過(guò)將 UCIe 作為小芯片互連標準,Trehan 設想了一個(gè)小芯片市場(chǎng),由多個(gè)代工廠(chǎng)使用不同的半導體工藝節點(diǎn)制造,然后英特爾可以使用該市場(chǎng)來(lái)組裝具有更奇特電子功能(包括高功率鎵)的 FPGA 和其他 IC 類(lèi)型氮化物 (GaN) 驅動(dòng)器和高速光學(xué) I/O 直接集成到 FPGA 封裝中。

小芯片在高端半導體設備中的使用現已成熟,并以 FPGA 開(kāi)創(chuàng )的多年實(shí)踐經(jīng)驗為后盾。 現在也出現在 CPU 和 GPU 中。TIRIAS Research 認為,小芯片的使用將在這些高端設備中繼續并增長(cháng),以添加新特性和新功能、提高性能并延長(cháng)摩爾定律的壽命,同時(shí)滿(mǎn)足客戶(hù)的上市時(shí)間需求。由全行業(yè)聯(lián)盟 UCIe 開(kāi)發(fā)的小芯片間接口標準的出現只會(huì )加速這一趨勢。與此同時(shí),單片結構仍然是最便宜的封裝替代方案,并將繼續在低成本半導體器件的制造中占據主導地位。



關(guān)鍵詞: Chiplet 英特爾

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>