基于國產(chǎn)龍芯GS32I的小系統的硬件設計
一. 引言
本文引用地址:http://dyxdggzs.com/article/201705/359677.htm目前,嵌入式系統已經(jīng)滲透到各個(gè)領(lǐng)域:工業(yè)控制,軍事國防,消費類(lèi)電子產(chǎn)品,網(wǎng)絡(luò )通信等,但大部分領(lǐng)域的應用都是基于國外各大廠(chǎng)商的嵌入式處理器。在嵌入式領(lǐng)域使用國產(chǎn)芯片,走國產(chǎn)化道路已經(jīng)成為一個(gè)迫切需要解決的問(wèn)題。目前國內的芯片主要有星光系列、漢芯系列、神威系列、青鳥(niǎo)嵌入式芯片、方舟系列、龍芯系列等,這些芯片各有自己的特點(diǎn)。
本設計采用了龍芯系列的GS32I SoC處理器,探討并設計如何構造一個(gè)小型嵌入式硬件系統,同時(shí)兼顧科研與應用兩方面的要求,在該平臺的基礎上可以連接各種外設進(jìn)行嵌入式算法的實(shí)驗。該系統經(jīng)簡(jiǎn)單修改能方便地應用在軍事、工業(yè)控制、數據采集等領(lǐng)域。
二. 芯片簡(jiǎn)介
目前龍芯系列微處理器有龍芯1號,龍芯2號微處理器。龍芯2號集成了橋芯片,采用分離的32位地址/數據總線(xiàn),因此本設計采用基于龍芯2號的GS32I SoC處理器。
GS32I高集成系統設備,提供了高帶寬的存儲總線(xiàn),一個(gè)100/125MHz SDRAM控制器和一個(gè)SRAM/Flash EPROM控制器;48個(gè)GPIO口,其中22個(gè)專(zhuān)用,可以多路復用,以便在需要的時(shí)候能提供額外的功能;33/66MHz、32位PCI控制器(兼容 PCI2.2);兩個(gè)10/100M以太網(wǎng)控制器;通用串行總線(xiàn)(USB)主機及裝置控制器,兩個(gè)通用異步收發(fā)器,一個(gè)AC97控制器,一個(gè)PCMCIA 控制器。GS32I處理器內部還實(shí)現了與MIPS32兼容的基于TLB的虛擬地址轉換單元、例外機制、中斷機制、指令控制、時(shí)鐘產(chǎn)生等功能。GS32I提供了強健的電源管理,有空閑和睡眠兩種省電模式,還提供有EJTAG接口,用于系統連續檢查。
三. 小系統的設計
GS32I總線(xiàn)采用系統總線(xiàn)(SBUS)與存儲器和外部設備通信。SBUS是GS32I處理器內部的36位物理地址和32位數據地址總線(xiàn)。需要高帶寬或者需要離CPU近的設備連到SBUS總線(xiàn),包括存儲器控制器(SDRAM, FLASH/SRAM)、32位PCI總線(xiàn)接口控制器、DMA 控制器、USB1.1控制器和以太網(wǎng)控制器。不需要高帶寬連接的設備均連至片上外部總線(xiàn)PBUS,外部總線(xiàn)的頻率始終是系統總線(xiàn)(SBUS)頻率的一半。 PBUS設備包括電源控制單元、中斷控制器、時(shí)鐘定時(shí)器、通用I/O、UART、AC97控制器。
1. 系統總體設計
小系統硬件功能框圖如圖1所示:

圖1 總體框圖
系統設計包括CPU啟動(dòng)和復位電路以及外部I/O設備的地址擴展;包括FLASH和SRAM在內的存儲系統的設計;RS232串口;用于人機交互的4×4小鍵盤(pán)和4位LED數碼管,另外還提供了八路開(kāi)關(guān)量的輸入/輸出、 A/D和D/A轉換器以及用來(lái)實(shí)驗和測試的EJTAG接口等。
2. 系統的啟動(dòng)與復位
龍芯GS32I支持16位和32位啟動(dòng)。管腳 ROMSEL和ROMSIZE的狀態(tài)決定了CPU啟動(dòng)ROM的寬度和類(lèi)型,此表如下所示:
基于系統國產(chǎn)化的需求,使用免費開(kāi)放源代碼的Linux操作系統便于實(shí)現國產(chǎn)化。為了方便其嵌入,本系統設置為32位FLASH啟動(dòng),即把ROMSEL和 ROMSIZE都置為低電平。啟動(dòng)時(shí),若ROMSEL為低電平,則RCSO#缺省設置為有效,并且對Ox0 1FCO 0000使能,CPU從物理地址Ox0 1FCO 0000地址開(kāi)始執行程序。因此,FLASH或ROM的起始地址應該通過(guò)RCS0#映射到此處。系統復位模塊提供GS32I處理器的硬件復位和軟復位。當管腳VDDXOK和RESETP#都有正電平跳變時(shí),硬件復位有效,這一般在系統加電時(shí)產(chǎn)生。
若電源供電正常,且VDDXOK保持,當RESETP#發(fā)生正電平跳變時(shí),軟件復位有效。這種復位對一些寄存器,特別是系統控制塊寄存器沒(méi)有影響。復位芯片采用可監視供電電源的低功耗芯片MAX811SU,電路原理如下圖所示:

圖2 RESET電路
3. 存儲系統的設計
GS32I提供了高帶寬的存儲總線(xiàn),一個(gè)100/125MHz SDRAM控制器和一個(gè)SRAM/Flash EPROM控制器。SRAM/Flash EPROM控制器可以支持FLASH 、SRAM、LCD 、PCMCIA和外部I/O設備等。
針對存儲容量要求比較低的小型嵌入式系統,SRAM設計為16M bit,FLASH設計為64M bit,已能夠滿(mǎn)足應用需求。SRAM/Flash EPROM控制器有四個(gè)可編程的片選信號RCS0#~RCS3#,本文將RCSO#,RCS1#用于FLASH和SRAM,RCS2#用做對外部I/O設備的地址擴展。
本設計采用了2片Intel公司的28F320C3 FLASH,作為系統ROM區,存放操作系統和用戶(hù)應用程序;兩片ISSI公司的IS61LV51216 SRAM,作為系統RAM區,存放系統數據和用戶(hù)數據。其中RCS0#用于FLASH的片選信號,與FLASH的CS#連接,RCS1#用于SRAM的片選信號。關(guān)于存儲器的硬件設計示意圖如圖所示:

圖3 存儲系統的硬件設計示意圖
?、?nbsp;FLASH接口設計及相關(guān)寄存器的設計
28F320C3 FLASH的存儲容量為2M×16 bit。由于SRAM/Flash EPROM控制器設置為32位總線(xiàn)寬度,使用兩片28F320C3 FLASH擴展為32位總線(xiàn)寬度,地址線(xiàn)連接至GS32I地址總線(xiàn)的RAD2~RAD22,每次讀取四個(gè)字節; GS32I復位后起始地址是 0x0 1FC0 0000,FLASH的地址被裝載到此處,每個(gè)片選信號的地址映射范圍是通過(guò)設置片選地址寄存器mem_staddr0來(lái)實(shí)現的,片選地址寄存器 mem_staddr0的格式如下所示:

當E位置為1并且滿(mǎn)足條件“(physical_addr&CSMASK)==CSBA”時(shí),片選信號將變?yōu)橛行А?nbsp;physical_addr是內部系統總線(xiàn)作為輸出的實(shí)際的36位物理地址,CSBA用來(lái)指定這個(gè)片選信號的物理基地址的31:18位,CMASK用來(lái)指定CSBA的哪些位被用來(lái)譯碼片選信號。CSBA的高四位,也就是35:32位由mem_stcfg0寄存器的DTY域來(lái)決定。本系統中,mem_stcfg0寄存器的DTY域設置為3,則對應的高四位35:32位的值為0000B,CSBA設置為0x07F0,CMASK設置為 0x3FF0這樣FLASH的地址就被映射到0x0 1FC0 0000—0x0 1FFF FFFF。
FLASH最快讀取速度為70ns, CPU系統總線(xiàn)周期為10ns(100MHz),因此在讀取FLASH時(shí)需要插入等待狀態(tài),通過(guò)設置靜態(tài)時(shí)序寄存器mem_sttime0來(lái)插入等待周期。靜態(tài)時(shí)序寄存器mem_sttime0的格式為:

Ta域為數據有效時(shí)片選信號要求插入的周期數,考慮到系統的穩定性,根據FLASH的讀取參數,插入7個(gè)等待周期,因此Ta域設置為7。Ta域默認值為29,在選取啟動(dòng)ROM芯片時(shí),若芯片讀取參數需要插入的等待周期超過(guò)29,則這種芯片不可用。Tcsh域用來(lái)指定在兩次訪(fǎng)問(wèn)期間片選信號保持的時(shí)鐘周期數,這里設置為0。
?、?nbsp;SRAM接口設計及相關(guān)寄存器的設計
SRAM的存儲容量設計為512K×32位,可使用兩片IS61LV51216 SRAM(512K×16)通過(guò)位擴展實(shí)現。將RCS1#連接到SRAM的片選信號CS#上,地址線(xiàn)連接至GS32I地址總線(xiàn)的RAD2~RAD20,地址范圍是通過(guò)設置片選地址寄存器mem_staddr1來(lái)映射的,設置方法與mem_staddr0的實(shí)現相同。
SRAM時(shí)序與CPU的配合是通過(guò)設置靜態(tài)時(shí)序寄存器mem_sttime1來(lái)完成的,mem_sttime1的格式與的mem_sttime0相同。IS61LV51216 SRAM的讀寫(xiě)速度最快為10ns, 片選信號RCS1#插入一個(gè)等待周期,Ta域設置為1,Tcsh域設置為0。對于SRAM的寫(xiě)入,與其相關(guān)的域有Twcs,用來(lái)指定寫(xiě)脈沖RWE#后片選信號RCS1#保持的時(shí)鐘周期數, Tcsw用來(lái)指定片選信號RCS1#有效后的幾個(gè)時(shí)鐘周期插入RWE#,Twp用來(lái)指定RWE#持續的時(shí)鐘周期數。根據SRAM的參數和SRAM的讀寫(xiě)時(shí)序,本設計中,Twcs,Twp都設置為0,Tcsw設置為0000b,這樣使SRAM與CPU的時(shí)序能夠配合且保證系統的穩定性。設置完成后,SRAM 的讀寫(xiě)時(shí)序如下圖所示:

圖4 SRAM讀寫(xiě)時(shí)序圖
4.其他外部設備的設計
GS32I處理器提供48個(gè)GPIO口,其中22個(gè)專(zhuān)用,48個(gè)GPIO中的32個(gè)由主GPIO塊控制,另外16個(gè)是次級GPIO口。每個(gè)GPIO 口可以被配置作為輸入或輸出,并且能夠連接到內部中斷控制器對輸入的信號產(chǎn)生一個(gè)中斷。本設計中采用GPIO管腳作為外設的數據信號和控制信號。
評論