<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 業(yè)界動(dòng)態(tài) > 后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

作者: 時(shí)間:2017-05-03 來(lái)源:矽說(shuō) 收藏
編者按:在后摩爾定律時(shí)代,加速電子產(chǎn)業(yè)鏈上下游的整合勢在必行,這也是從業(yè)者在后摩爾時(shí)代所應該看到和追隨的。

  傳統BGA/CSP封裝及載板

本文引用地址:http://dyxdggzs.com/article/201705/358673.htm

  廣義上的封裝包括兩部分,一級封裝載板和二級封裝PCB(SMT),我們所說(shuō)傳統的BGA/CSP封裝即為一級封裝,即把裸芯片通過(guò)wire bonding或是flip chip的方式與載板進(jìn)行互聯(lián)然后塑封即完成了封裝,見(jiàn)圖7:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 7 封裝等級

  由于一級封裝時(shí),IC裸芯片與IC載板互聯(lián)時(shí)一般采用高熔點(diǎn)的鉛錫合金,熔點(diǎn)在300度以上,高出二級封裝SMT焊接溫度260度40多度,所以對IC載板的耐熱性及CTE(α2 X、Y CTE 5-7ppm/℃)要求極高,這就是IC載板使用的板料必須為高剛性低CTE BT板料或FR5板料的原因,也是IC載板區別于PCB(α2 X、Y CTE 15ppm/℃)的第一大特點(diǎn)。

  IC載板的類(lèi)型

  應用于智能手機的消費電子IC封裝主要考慮便攜性、低成本等因素,一般采用CSP封裝,封裝尺寸較小,而應用于高性能計算機的IC封裝,主要考慮性能,一般采用較為大型的、I/O數非常多的BGA封裝。目前主流的IC載板類(lèi)型見(jiàn)表格1:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  IC載板精細線(xiàn)路加工技術(shù)

  隨著(zhù)IC設計節點(diǎn)的不斷縮小,IC尺寸也不斷縮小,從而導致了IC封裝時(shí)的Bump pitch也逐漸縮小,從下圖可以看出,當IC Bump Pitch在150um以下時(shí),常規的tenting酸蝕流程加工已經(jīng)無(wú)法滿(mǎn)足IC載板的精細線(xiàn)路加工要求,必須采用MSAP、SAP或是類(lèi)似流程。這是IC載板區別于PCB的第二大特點(diǎn)。


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 8 IC載板精細線(xiàn)路加工技術(shù)

  WLP及SLP

  晶圓級封裝(WLP,Wafer Level Package) 的一般定義為直接在晶圓上進(jìn)行大多數或是全部的封裝測試程序,之后再進(jìn)行切割(singulation)制成單顆組件。而重新分配(redistribution layer, RDL)與凸塊(bump)技術(shù)為其I/O布線(xiàn)的一般選擇,從而擺脫了對IC載板的依賴(lài),封裝成本大大降低。WLP封裝具有較小封裝尺寸(CSP),但同時(shí),由于凸塊全部位于芯片下方,I/O數受到大大限制,所以,WLP封裝一般又稱(chēng)為WLCSP或是Fan-In WLP,目前多用于低腳數消費性IC的封裝應用。

  伴隨IC芯片I/O數目增加,對錫球間距(Ball Pitch)的要求更加嚴格, 目前Ball Pitch已經(jīng)發(fā)展至0.35mm,如果持續降低,將會(huì )造成下游PCB制造成本大大增加,于是Fan-Out WLP應運而生,見(jiàn)圖9:所謂Fan-Out,即I/O bump可以通過(guò)RDL層擴展至IC芯片周邊,在滿(mǎn)足I/O數增大的前提下又不至于使Ball Pitch過(guò)于縮小從而影響PCB加工,見(jiàn)圖10。


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 9 Fan-In and Fan-Out


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 10 Fan-Out WLP

  當然,Fan-Out WLP除了滿(mǎn)足不斷增加的I/O數的需求外,最大的特點(diǎn)就是其采用RDL層布線(xiàn)代替了傳統IC封裝所需的IC載板,從而大大降低了整體封裝厚度,這一點(diǎn)極大地適應了消費類(lèi)電子尤其是智能手機對厚度的極端苛求?;诖它c(diǎn),傳統的FC-CSP和FC-BGA封裝也逐漸向Fan-Out WLP過(guò)渡,當然也可理解為Fan-Out WLP是Fan-In WLP和FC載板封裝的技術(shù)融合,見(jiàn)圖11??梢?jiàn)Fan-Out WLP發(fā)展前景非同一般。


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 11 Fan-Out WLP發(fā)展趨勢

  伴隨Fan-Out WLP技術(shù)興起,相配套的PCB由于使用了IC載板的精細線(xiàn)路加工技術(shù)MSAP,其加工難度卻又遠高于常規HDI。另外,由于IC芯片采用Fan-Out WLP后,已經(jīng)不再是裸芯片(IC載板是裸芯片封裝,這也是IC載板區別于PCB的第三大特點(diǎn)),所以與之配套的PCB并不能稱(chēng)為載板,根據目前蘋(píng)果電子產(chǎn)業(yè)鏈的業(yè)內人士所述,把采用Fan-Out WLP封裝和采用MSAP工藝加工的PCB稱(chēng)為類(lèi)載板PCB(SLP,Substrate-like PCB)。Apple 2016年發(fā)布的iPhone7的A10 Fusion已經(jīng)采用TSMC InFoWLP工藝,但PCB仍然采用酸蝕流程,據了解,2017的A11芯片也將延續TSMC InFoWLP工藝,并且已經(jīng)確定PCB采用MSAP流程,所以,類(lèi)載板PCB的定義和技術(shù)指標也變得更加具體,見(jiàn)表格2:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  SiP

  根據國際半導體路線(xiàn)組織(ITRS)的定義,SiP是從封裝的角度出發(fā),對不同芯片進(jìn)行并排或疊加的封裝方式,將多個(gè)具有不同功能的有源電子元件與可選無(wú)源器件,以及諸如MEMS或者光學(xué)器件等其他器件優(yōu)先組裝到一起,實(shí)現一定功能的單個(gè)標準封裝件,形成一個(gè)系統或者子系統。

  SiP可相當于一系統載板的相關(guān)功能芯片、電路的總和,而依據不同的功能芯片進(jìn)行系統封裝,可以采簡(jiǎn)單的Side by Side的MCM(Multi-chip Module)技術(shù)(2D Package),也可利用相對更復雜的多芯片封裝MCP(Multi-chip Package)技術(shù)、芯片堆疊(Stack Die)等不同難度與制作方式進(jìn)行系統組構(2.5D和3D Package)。也就是說(shuō),在單一個(gè)封裝體內不只可運用多個(gè)芯片進(jìn)行系統功能建構,甚至還可將包含前述不同類(lèi)型器件、被動(dòng)元件、電路芯片、功能模組封裝進(jìn)行堆疊,透過(guò)內部連線(xiàn)或是更復雜的3D IC技術(shù)整合, 構建成更為復雜的、完整的SiP系統功能。常見(jiàn)的SiP封裝樣式見(jiàn)表格3:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  從上表可以看出,SiP 載板其實(shí)就是IC載板的一種,其技術(shù)和規格和傳統BGA/CSP封裝相同。前面我們提到的Apple Watch S1芯片采用SiP封裝,其實(shí)是一種比較特殊的IC載板,既可稱(chēng)作IC載板也可稱(chēng)作PCB主板。

  未來(lái)電子制造技術(shù)的發(fā)展趨勢及電子制造產(chǎn)業(yè)鏈整合

  在后時(shí)代,正如前言所述,整個(gè)電子產(chǎn)業(yè)鏈正沿著(zhù)深度摩爾和超越摩爾兩條道路前行,也潛移默化的整合著(zhù)整個(gè)電子制造產(chǎn)業(yè)鏈的布局。

  從深度摩爾角度看,Fan-Out WLP將延續封測領(lǐng)域的“先進(jìn)制程”,晶圓廠(chǎng)搶食封裝廠(chǎng)訂單

  隨著(zhù)晶圓廠(chǎng)在先進(jìn)制程上的進(jìn)展,不斷滿(mǎn)足的要求,每一顆晶圓的尺寸在不斷縮小。然而,同制造技術(shù)不同,后道封測并不完全遵從的發(fā)展,換言之,直接在晶圓上的植球尺寸,不會(huì )滿(mǎn)足同比例縮小的技術(shù)演進(jìn)。對于封測廠(chǎng)商來(lái)說(shuō),隨著(zhù)I/O口的增多和晶圓尺寸的縮小,如何再滿(mǎn)足封裝管腳的引出是一大挑戰。而對于晶圓廠(chǎng)來(lái)說(shuō)這確是一個(gè)機遇。今年9月即將發(fā)布的紀念版iPhone A11將采用TSMC 10nm的InFoWLP封裝技術(shù),而與之對應的主板則會(huì )革命性地將載板的精細線(xiàn)路制造技術(shù)MSAP導入PCB行業(yè),重新定義了電子制造產(chǎn)業(yè)鏈,由于原來(lái)的IC制造(TSMC)→IC封裝(ASE)+IC載板→SMT(Foxconn)+PCB的制造流程改為IC制造(TSMC)→ SMT(Foxconn)+PCB,也即把IC封裝融入IC制造,PCB直接代替IC載板。見(jiàn)圖12:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 12 電子制造產(chǎn)業(yè)鏈整合趨勢1

  如此,曾經(jīng)一度由封裝廠(chǎng)主導和掌控的IC封裝市場(chǎng)逐漸被IC制造企業(yè)晶圓廠(chǎng)吞食。各大晶圓廠(chǎng)如三星和Intel也在積極布局類(lèi)似于InFoWLP的高端封裝技術(shù),逐漸搶奪原有IC封裝廠(chǎng)的市場(chǎng)訂單。

  從超越摩爾角度看,SiP將重構封測廠(chǎng)的地位和角色,向方案解決商轉變

  Apple Watch S1芯片的SiP封裝,其整個(gè)電子制造產(chǎn)業(yè)鏈也由傳統的IC制造(TSMC)→IC封裝(ASE)+IC載板→SMT(Foxconn)+PCB縮短為IC制造(TSMC)→IC封裝(ASE)+IC載板,也即把SMT流程全部整合入IC封裝,見(jiàn)圖13:


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 13 電子制造產(chǎn)業(yè)鏈整合趨勢2

  如此,封裝廠(chǎng)需要提供:從芯片封裝到系統集成的整體解決方案;具備系統設計和測試能力;除了傳統芯片封裝之外,EMI防護,3D/嵌入式封裝結構,嵌入式天線(xiàn)等高集成度方案的know how,都將由封裝廠(chǎng)來(lái)掌握。進(jìn)一步而言,封裝廠(chǎng)將從單純地為某一家IC設計企業(yè)提供芯片封裝方案,轉變成為下游的整機商提供完整的系統解決方案。

  PLP(Panel Level Package)將會(huì )對原有電子制造產(chǎn)業(yè)鏈做最深刻的整合

  隨著(zhù)SiP封裝技術(shù)的不斷發(fā)展,越來(lái)越多的元器件被埋入IC載板,原來(lái)的埋入被動(dòng)元件已經(jīng)司空見(jiàn)慣,埋入主動(dòng)元件如IC等正方興未艾,以進(jìn)一步提升集成度,見(jiàn)圖14。


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 14 PLP

  同時(shí),隨著(zhù)IC制造領(lǐng)域的光刻對位技術(shù)的逐步提升,晶圓尺寸逐漸由200mm、300mm向450mm、500mm的大拼板方向提升,所以越來(lái)越多的科技工作者認為,如果直接將IC等主動(dòng)元件和其他被動(dòng)元件在PCB 大拼板加工過(guò)程中直接埋入,那將大大縮短整個(gè)電子制造產(chǎn)業(yè)鏈,見(jiàn)圖15。


后摩爾定律時(shí)代 電子制造產(chǎn)業(yè)鏈走勢分析

  圖 15 電子制造產(chǎn)業(yè)鏈整合趨勢3

  目前已有多個(gè)電子行業(yè)從業(yè)單位開(kāi)發(fā)出相應的PLP產(chǎn)品,有PCB廠(chǎng)家AT&S的ECP(Embedded Components Packaging),有IC封裝廠(chǎng)家ASE的a-EASI(advanced-Embedded Assembly Solution Integration),也有IC載板廠(chǎng)家Kinsus的EAS(Embedded Actives Substrate)。

  綜上所述,在后摩爾定律時(shí)代,加速電子產(chǎn)業(yè)鏈上下游的整合勢在必行,蘋(píng)果公司的iPhone A11 InFo WLP和Apple Watch S1 SiP正是這種趨勢的最佳見(jiàn)證。這也是PCB從業(yè)者在后摩爾時(shí)代所應該看到和追隨的。無(wú)論是Fan-Out WLP的類(lèi)載板還是SiP的載板均需要使用到MSAP和SAP等類(lèi)似精細線(xiàn)路加工技術(shù),所以當前PCB行業(yè)的發(fā)展方向應該相對明確,就是開(kāi)發(fā)MSAP和SAP精細線(xiàn)路加工技術(shù)。同時(shí),鑒于目前電子制造行業(yè)整合趨勢明顯,融合了SMT貼裝技術(shù)(Picking and Placing Machine)和PCB制造技術(shù)的埋入元器件技術(shù)將會(huì )同步得到發(fā)展,也是我們PCB行業(yè)遠期重點(diǎn)關(guān)注對象。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: 摩爾定律 IC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>