<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 詳述DRAM、SDRAM及DDR SDRAM的概念

詳述DRAM、SDRAM及DDR SDRAM的概念

作者: 時(shí)間:2016-10-15 來(lái)源:網(wǎng)絡(luò ) 收藏

DRAM (動(dòng)態(tài)隨機訪(fǎng)問(wèn)存儲器)對設計人員特別具有吸引力,因為它提供了廣泛的性能,用于各種計算機和嵌入式系統的存儲系統設計中。本文概括闡述了DRAM 的概念,及介紹了SDRAM、DDR、DDR2、DDR3、DDR4 SDRAM、LPDDR、GDDR。

本文引用地址:http://dyxdggzs.com/article/201610/307439.htm

DRAM

DRAM較其它內存類(lèi)型的一個(gè)優(yōu)勢是它能夠以IC(集成電路)上每個(gè)內存單元更少的電路實(shí)現。DRAM 的內存單元基于電容器上貯存的電荷。典型的DRAM 單元使用一個(gè)電容器及一個(gè)或三個(gè)FET(場(chǎng)效應晶體管)制成。典型的SRAM (靜態(tài)隨機訪(fǎng)問(wèn)內存)內存單元采取六個(gè)FET 器件,降低了相同尺寸時(shí)每個(gè)IC 的內存單元數量。與DRAM 相比,SRAM 使用起來(lái)更簡(jiǎn)便,接口更容易,數據訪(fǎng)問(wèn)時(shí)間更快。

DRAM核心結構由多個(gè)內存單元組成,這些內存單元分成由行和列組成的兩維陣列(參見(jiàn)圖1)。訪(fǎng)問(wèn)內存單元需要兩步。先尋找某個(gè)行的地址,然后在選定行中尋找特定列的地址。換句話(huà)說(shuō),先在DRAM IC 內部讀取整個(gè)行,然后列地址選擇DRAM IC I/O(輸入/ 輸出)針腳要讀取或要寫(xiě)入該行的哪一列。

DRAM讀取具有破壞性,也就是說(shuō),在讀操作中會(huì )破壞內存單元行中的數據。因此,必需在該行上的讀或寫(xiě)操作結束時(shí),把行數據寫(xiě)回到同一行中。這一操作稱(chēng)為預充電,是行上的最后一項操作。必須完成這一操作之后,才能訪(fǎng)問(wèn)新的行,這一操作稱(chēng)為關(guān)閉打開(kāi)的行。

對計算機內存訪(fǎng)問(wèn)進(jìn)行分析后表明,內存訪(fǎng)問(wèn)中最常用的類(lèi)型是讀取順序的內存地址。這是合理的,因為讀取計算機指令一般要比數據讀取或寫(xiě)入更加常用。此外,大多數指令讀取在內存中順序進(jìn)行,直到發(fā)生到指令分支或跳到子例程。

圖1. DRAMs 內存單元分成由行和列組成的兩維陣列。

DRAM的一個(gè)行稱(chēng)為內存頁(yè)面,一旦打開(kāi)行,您可以訪(fǎng)問(wèn)該行中多個(gè)順序的或不同的列地址。這提高了內存訪(fǎng)問(wèn)速度,降低了內存時(shí)延,因為在訪(fǎng)問(wèn)同一個(gè)內存頁(yè)面中的內存單元時(shí),其不必把行地址重新發(fā)送給DRAM。結果,行地址是計算機的高階地址位,列地址是低階地址位。由于行地址和列地址在不同的時(shí)間發(fā)送,因此行地址和列地址復用到相同的DRAM 針腳上,以降低封裝針腳數量、成本和尺寸。一般來(lái)說(shuō),行地址尺寸要大于列地址,因為使用的功率與列數有關(guān)。

早期的RAM擁有控制信號,如RAS# (行地址選擇低有效)和CAS# (列地址選擇低有效),選擇執行的行和列尋址操作。其它DRAM 控制信號包括用來(lái)選擇寫(xiě)入或讀取操作的WE# (寫(xiě)啟動(dòng)低有效)、用來(lái)選擇DRAM的CS#(芯片選擇低有效)及OE# (輸出啟動(dòng)低有效)。早期的DRAM擁有異步控制信號,并有各種定時(shí)規范,涵蓋了其順序和時(shí)間關(guān)系,來(lái)確定DRAM 工作模式。

早期的DRAM讀取周期有四個(gè)步驟。第一步,RAS# 與地址總線(xiàn)上的行地址變低。第二步,CAS# 與地址總線(xiàn)上的列地址變低。第三步,OE#變低,讀取數據出現在DQ 數據針腳上。在DQ 針腳上提供數據時(shí),從第一步第三步的時(shí)間稱(chēng)為時(shí)延。最后一步是RAS#, CAS# 和OE# 變高(不活動(dòng)),等待內部預充電操作在破壞性讀取后完成行數據的恢復工作。從第一步開(kāi)始到最后一步結束的時(shí)間是內存周期時(shí)間。上述信號的信號定時(shí)與邊沿順序有關(guān),是異步的。這些早期DRAM沒(méi)有同步時(shí)鐘操作。

DRAM 內存單元必需刷新,避免丟失數據內容。這要求丟失電荷前刷新電容器。刷新內存由內存控制器負責,刷新時(shí)間指標因不同DRAM內存而不同。內存控制器對行地址進(jìn)行僅RAS# 循環(huán),進(jìn)行刷新。在僅RAS# 循環(huán)結束時(shí),進(jìn)行預充電操作,恢復僅RAS# 循環(huán)中尋址的行數據。一般來(lái)說(shuō),內存控制器有一個(gè)行計數器,其順序生成僅RAS# 刷新周期所需的所有行地址。

刷新策略有兩個(gè)(參見(jiàn)圖2)。第一個(gè)策略?xún)却婵刂破髟谒⑿轮芷谕话l(fā)中順序刷新所有行,然后把內存控制返回處理器,以進(jìn)行正常操作。在到達最大刷新時(shí)間前,會(huì )發(fā)生下一個(gè)刷新操作突發(fā)。第二個(gè)刷新策略是內存控制器使用正常處理器內存操作隔行掃描刷新周期。這種刷新方法在最大刷新時(shí)間內展開(kāi)刷新周期。

圖2.刷新實(shí)現方案包括分布式刷新和突發(fā)刷新。

早期的DRAM 演進(jìn)及實(shí)現了DRAM IC 上的刷新計數器,處理順序生成的行地址。在DRAM IC 內部,刷新計數器是復用器輸入,控制著(zhù)內存陣列行地址。另一個(gè)復用器輸入來(lái)自外部地址輸入針腳的行地址。這個(gè)內部刷新計數器不需要內存控制器中的外部刷新計數器電路。部分DRAM 在RAS# 周期前支持一個(gè)CAS#,以使用內部生成的行地址發(fā)起刷新周期。

SDRAM

在接口到同步處理器時(shí),DRAM 的異步操作帶來(lái)了許多設計挑戰。

SDRAM (同步DRAM)是為把DRAM操作同步到計算機系統其余部分,而不需要根據CE# (芯片啟動(dòng)活動(dòng)低)、RAS#、CAS#和WE#邊沿轉換順序定義所有內存操作模式而設計的。

SDRAM增加了時(shí)鐘信號和內存命令的概念。內存命令的類(lèi)型取決于SDRAM 時(shí)鐘上升沿上的CE#, RAS#,CAS# 和WE# 信號狀態(tài)。產(chǎn)品資料根據CE#, RAS#,CAS# 和WE# 信號狀態(tài),以表格形式描述內存命令。

例如,Activate (激活)命令向SDRAM發(fā)送一個(gè)行地址,打開(kāi)內存的一個(gè)行(頁(yè)面)。然后是一個(gè)Deselect (反選)命令序列,在對列地址發(fā)送Read 或Write 命令前滿(mǎn)足定時(shí)要求。一旦使用Activate命令打開(kāi)內存的行(頁(yè)面),那么可以在內存的該行(頁(yè)面)上運行多個(gè)Read和Write命令。要求Precharge(預充電)命令,關(guān)閉該行,然后才能打開(kāi)另一行。

表1. DDR SDRAM 數據速率和時(shí)鐘速度。

DDR SDRAM

通過(guò)提高時(shí)鐘速率、突發(fā)數據及每個(gè)時(shí)鐘周期傳送兩個(gè)數據位(參見(jiàn)表1),DDR (雙倍數據速率) SDRAM 提高了內存數據速率性能。DDR SDRAM 在一條讀取命令或一條寫(xiě)入命令中突發(fā)多個(gè)內存位置。讀取內存操作必需發(fā)送一條Activate 命令,后面跟著(zhù)一條Read 命令。內存在時(shí)延后以每個(gè)時(shí)鐘周期兩個(gè)內存位置的數據速率應答由兩個(gè)、四個(gè)或八個(gè)內存位置組成的突發(fā)。因此,從兩個(gè)連續的時(shí)鐘周期中讀取四個(gè)內存位置,或把四個(gè)內存位置寫(xiě)入兩個(gè)連續的時(shí)鐘周期中。

DDR SDRAM 有多個(gè)內存條,提供多個(gè)隔行掃描的內存訪(fǎng)問(wèn),從而提高內存帶寬。內存條是一個(gè)內存陣列,兩個(gè)內存條是兩個(gè)內存陣列,四個(gè)內存條是四個(gè)內存陣列,依此類(lèi)推(參見(jiàn)圖3)。四個(gè)內存條要求兩個(gè)位用于內存條地址(BA0 和BA1)。

圖3. DDR SDRAM中多個(gè)內存條提高了訪(fǎng)問(wèn)靈活性,改善了性能。

例如,有四個(gè)內存條的DDR SDRAM的工作方式如下。首先,Activate命令在第一個(gè)內存條中打開(kāi)一行。第二個(gè)Activate命令在第二個(gè)內存條中打開(kāi)一行?,F在,可以把Read 或Write 命令的任意組合發(fā)送到打開(kāi)行的第一個(gè)內存條或第二個(gè)內存條。在內存條上的Read 和Write 操作結束時(shí),Precharge 命令關(guān)閉行,內存條對Activate 命令準備就緒,可以打開(kāi)一個(gè)新行。

注意,DDR SDRAM要求的功率與打開(kāi)行的內存條數量有關(guān)。打開(kāi)的行越多,要求的功率越高,行尺寸越大,要求的功率越高。因此,對低功率應用,一次在每個(gè)內存條中只應打開(kāi)一行,而不是一次打開(kāi)行的多個(gè)內存條。

在內存條地址位連接到內存系統中的低階地址位時(shí),支持隔行掃描連續內存條中的連續內存字。在內存條地址位連接到內存系統中的高階地址時(shí),連續內存字位于同一個(gè)內存條中。

DDR2 SDRAM

DDR2 SDRAM 較DDR SDRAM 有多處改進(jìn)。DDR2SDRAM時(shí)鐘速率更高,從而提高了內存數據速率(參見(jiàn)表2)。隨著(zhù)時(shí)鐘速率提高,信號完整性對可靠運行內存變得越來(lái)越重要。隨著(zhù)時(shí)鐘速率提高,電路板上的信號軌跡變成傳輸線(xiàn),在信號線(xiàn)末端進(jìn)行合理的布局和端接變得更加重要。

地址、時(shí)鐘和命令信號的端接相對簡(jiǎn)明,因為這些信號是單向的,并端接在電路板上。數據信號和數據選通是雙向的。內存控制器中心在寫(xiě)入操作中驅動(dòng)這些信號,DDR2 SDRAM在讀取操作中驅動(dòng)這些信號。多個(gè)DDR2 SDRAM 連接到同一個(gè)數據信號和數據選通上,進(jìn)一步提高了復雜度。多個(gè)DDR2 SDRAM 可以位于內存系統相同的DIMM上,也可以位于內存系統不同的DIMM上。結果,數據和數據選通驅動(dòng)器和接收機不斷變化,具體取決于讀取/ 寫(xiě)入操作及訪(fǎng)問(wèn)的是哪個(gè)DDR2 SDRAM。

表2. DDR2 SDRAM 數據速率和時(shí)鐘速度。

通過(guò)提供ODT (芯片內端接),并提供ODT 信號,實(shí)現片內端接,并能夠使用DDR2 SDRAM 擴展模式寄存器對片內端接值編程(75 歐姆、150 歐姆等等),DDR2SDRAM 改善了信號完整性。

片內端接大小和操作由內存控制器中心控制,與DDR2SDRAM DIMM 的位置及內存操作類(lèi)型(讀取或寫(xiě)入)有關(guān)。通過(guò)為數據有效窗口創(chuàng )建更大的眼圖,提高電壓余量、提高轉換速率、降低過(guò)沖、降低ISI (碼間干擾),ODT操作改善了信號完整性。

DDR2 SDRAM 在1.8V 上操作,降低了內存系統的功率,這一功率是DDR SDRAM 的2.5V 功率的72%。在某些實(shí)現方案中,行中的列數已經(jīng)下降,在激活行進(jìn)行讀取或寫(xiě)入時(shí)降低了功率。

降低工作電壓的另一個(gè)優(yōu)勢是降低了邏輯電壓擺幅。在轉換速率相同時(shí),電壓擺幅下降會(huì )提高邏輯轉換速度,支持更快的時(shí)鐘速率。此外,數據選通可以編程為差分信號。使用差分數據選通信號降低了噪聲、串擾、動(dòng)態(tài)功耗和EMI (電磁干擾),提高了噪聲余量。差分或單端數據選通操作配置有DDR2 SDRAM 擴展模式寄存器。

DDR2 SDRAM 引入的一種新功能是附加時(shí)延,它使得內存控制器中心能夠在A(yíng)ctivate命令后,更快地靈活發(fā)送Read 和Write 命令。這優(yōu)化了內存吞吐量,通過(guò)使用DDR2 SDRAM擴展模式寄存器對附加時(shí)延編程來(lái)配置。DDR2 SDRAM使用八個(gè)內存條,改善了1Gb和2GbDDR2 SDRAM 的數據帶寬。通過(guò)隔行掃描不同的內存條操作,八個(gè)內存條提高了訪(fǎng)問(wèn)大型內存D D R 2SDRAM的靈活性。此外,對大型內存,DDR2 SDRAM支持最多八個(gè)內存條的突發(fā)長(cháng)度。

DDR3 SDRAM

DDR3 SDRAM 是一種性能演進(jìn)版本,增強了SDRAM技術(shù),它從800 Mb/s開(kāi)始,這是大多數DDR2 SDRAM支持的最高數據速率。DDR3 SDRAM支持六檔數據速率和時(shí)鐘速度(參見(jiàn)表3)。DDR3-800/1066/1333SDRAM 于2007 年投入使用,DDR3-1600/1866SDRAM 則預計在2008 年投入使用,DDR3-2133SDRAM 則預計在2009 投入使用。

DDR3-1066 SDRAM的能耗低于DDR2-800 SDRAM,因為DDR3 SDRAM 的工作電壓是1.5 V,是DDR2SDRAM 的83%,DDR2 SDRAM 的工作電壓是1.8 伏。此外,DDR3 SDRAM數據DQ驅動(dòng)器的阻抗是34歐姆,DDR2 SDRAM 的阻抗較低,是18 歐姆。

表3. 預計的DDR3 SDRAM 數據速率和時(shí)鐘速度。

DDR3 SDRAM 將從512 Mb 內存開(kāi)始,將來(lái)將發(fā)展到8 Gb 內存。與DDR2 SDRAM 一樣,DDR3 SDRAM 數據輸出配置包括x4、x8 和x16。DDR3 SDRAM 有8 個(gè)內存條,DDR2 SDRAM 則有4 個(gè)或8 個(gè)內存條,具體視內存大小而定。

DDR2 和DDR3 SDRAM 都有4 個(gè)模式寄存器。DDR2 定義了前兩個(gè)模式寄存器,另兩個(gè)模式寄存器則預留給將來(lái)使用。DDR3使用全部4個(gè)模式寄存器。一個(gè)重要差異是DDR2 模式寄存器規定了讀出操作的CAS 時(shí)延,寫(xiě)入時(shí)延則是1減去模式寄存器讀出時(shí)延設置。DDR3模式寄存器對CAS 讀出時(shí)延和寫(xiě)入時(shí)延的設置是唯一的。

DDR3 SDRAM使用8n預取架構,在4個(gè)時(shí)鐘周期中傳送8 個(gè)數據字。DDR2 SDRAM 使用4n 預取架構,在2個(gè)時(shí)鐘周期中傳送4 個(gè)數據字。

DDR3 SDRAM 模式寄存器可以編程為支持飛行突變,這會(huì )把傳送8個(gè)數據字縮短到傳送4個(gè)數據字,這在讀出或寫(xiě)入命令期間把地址行12 設為低來(lái)實(shí)現。飛行突變在概念上與DDR2 和DDR3 SDRAM 中地址行10 的讀出和寫(xiě)入自動(dòng)預充電功能類(lèi)似。

值得一提的另一個(gè)DDR3 SDRAM屬性是差分的數據選通信號DQS,DDR2 SDRAM數據通信號則可以由模式寄存器編程為單端或差分。DDR3 SDRAM 還有一個(gè)新引腳,這個(gè)引腳為活動(dòng)低異步RESET# 引腳,通過(guò)把SDRAM 置于已知狀態(tài),而不管當前狀態(tài)如何,改善系統穩定性。DDR3 SDRAM 使用的FBGA 封裝類(lèi)型與DDR2 SDRAM 相同。

DDR3 DIMM為DIMM上的命令、時(shí)鐘和地址提供了端接。采用DDR2 DIMM 的內存系統端接主板上的命令、時(shí)鐘和地址。DIMM上的DDR3 DIMM端接支持飛行拓撲,SDRAM 上的每個(gè)命令、時(shí)鐘和地址引腳都連接到一條軌跡上,然后這條軌跡終結在DIMM的軌跡端。這改善了信號完整性,其運行速度要快于DDR2 DIMM樹(shù)型結構。

飛行拓撲為內存控制器引入了新的DDR3 SDRAM寫(xiě)入電平功能,考慮了寫(xiě)入過(guò)程中時(shí)鐘CK和數據選通信號DQS 之間的定時(shí)偏移。DDR3 DIMM 的主要不同于DDR2 DIMM,防止把錯誤的DIMM 插入主板中。

DDR4 SDRAM

DDR4 SDRAM 已經(jīng)拉開(kāi)帷幕,預計將在2012 年發(fā)布。其目標是在1.2V 或以下的電源上運行這些新存儲器芯片,同時(shí)實(shí)現每秒200 萬(wàn)以上的數據傳送速度。

GDDR 和LPDDR

其它DDR變種,如GDDR (圖形DDR)和LPDDR (低功率DDR),在業(yè)內的地位也在不斷提高。

GDDR是一種圖形卡專(zhuān)用存儲技術(shù),目前規定的變種有四個(gè):GDDR2、GDDR3、GDDR4 和GDDR5。GDDR的技術(shù)與傳統DDR SDRAM 非常類(lèi)似,但功率要求不同。其降低了功率要求,以簡(jiǎn)化冷卻,提供更高性能的存儲器模塊。GDDR也是為更好地處理處理圖形要求設計的。

LPDDR 采用166 MHz 時(shí)鐘速率,在要求低功耗的便攜式消費電子中正越來(lái)越流行。LPDDR2 改善了能源效率,其工作電壓最低1.2V,時(shí)鐘速度為100 -533 MHz。



關(guān)鍵詞: 存儲器 DRAM SDRAM

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>