可以將第三方的IP(來(lái)自VHDL或Verilog)吸納到NI Fl
如果適配器模塊是由NI公司開(kāi)發(fā)的,那么不需要任何VHDL或其他硬件描述語(yǔ)言的經(jīng)驗。所有的FPGA編程均通過(guò)NI LabVIEW FPGA模塊和NI-RIO驅動(dòng)程序軟件以圖形化的方式完成。如果該適配器模塊是由第三方開(kāi)發(fā)的,則或許提供定制的LabVIEW FPGA I/O節點(diǎn)。若存在一個(gè)帶有套接字的CLIP節點(diǎn),用戶(hù)的體驗可能會(huì )與NI提供的解決方案相似。對于定制設計的適配器模塊,設計工程師將需要利用VHDL和XML文件創(chuàng )建一個(gè)帶有套接字的CLIP節點(diǎn),以便在LabVIEW FPGA項目中正確表示定制的I/O。
本文引用地址:http://dyxdggzs.com/article/194265.htmNI FlexRIO中的FPGA利用CLIP節點(diǎn),集成了第三方的IP核并與適配器模塊進(jìn)行通信
多年前工程師們就已經(jīng)能夠將HDL代碼植入LabVIEW框圖,以運行與其LabVIEW代碼相適應的既有IP。但是,從LabVIEW 8.6 FPGA模塊開(kāi)始,CLIP技術(shù)支持工程師們引入第三方的IP并與LabVIEW框圖并行執行。這樣,第三方IP核可與NI FlexRIO結合使用。
采用FPGA技術(shù)有哪些技術(shù)優(yōu)勢?
下面列舉了FPGA技術(shù)的五大技術(shù)優(yōu)勢。
高性能
上市時(shí)間短
低成本
高可靠性
評論