<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的IRTG-B碼編解碼器的設計與實(shí)現

基于FPGA的IRTG-B碼編解碼器的設計與實(shí)現

作者: 時(shí)間:2011-03-28 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:為提高整個(gè)系統時(shí)間的同步精度,以便為測量設備提供可靠的時(shí)間信息和標準頻率信號,給出了一種基于的IRIG-B的設計與實(shí)現方法。新系統基于模塊化設計,其中編碼部分完成標準時(shí)間信息及相應的BCD碼的產(chǎn)生,并在標準時(shí)間BCD碼中加入幀開(kāi)始標志位、位置識別標志和索引標志識別,從而將BCD格式的時(shí)間信息變成IRIG-B格式碼,同時(shí)數據并串處理可通過(guò)的一個(gè)I/O端口發(fā)送串行數據。解碼部分則完成串行IRIG-B格式碼的接收并判斷幀開(kāi)始標志位和位置識別標志,再解出相應原始時(shí)間信息并存儲到雙端口的RAM中,最后以并行方式輸出。
關(guān)鍵詞:IRIG-B;可編程邏輯器件;;編碼器;解碼器

0 引言
時(shí)間統一(以下簡(jiǎn)稱(chēng)時(shí)統)系統是武器系統試驗測試、通信、氣象、航天、工業(yè)控制、電力系統測量與保護等領(lǐng)域的關(guān)鍵技術(shù),主要為其他參試測試設備提供標準時(shí)間信號和標準頻率信號。隨著(zhù)現代信息技術(shù)的不斷發(fā)展,對標準化時(shí)間系統設備的要求越來(lái)越高,IRIG-B碼以其優(yōu)越性成為時(shí)間系統設備的首選。而對信號的幀結構的可編程度、集成度的需求越來(lái)越高,用于時(shí)間系統的IRIG-B碼源的設計也趨于高度集成化。FPGA可編程邏輯器件的規模比較大,適合于時(shí)序、組合等邏輯電路應用場(chǎng)合,同時(shí)具有實(shí)時(shí)性好、可靠性高、成本低、可編程等優(yōu)勢。本文介紹了采用Ahera公司的EP20K200E器件所設計的IRIG-B時(shí)統信號發(fā)生及解碼電路。
IRIG-B編碼模塊主要利用外部時(shí)鐘脈沖信號來(lái)觸發(fā),它將用于產(chǎn)生IRIG-B碼的各種門(mén)電路集成在一個(gè)芯片,以產(chǎn)生標準的IRIG-B串行時(shí)間碼并向設備終端發(fā)送,從而完成DC碼編碼。通過(guò)設備終端對接收到的IRIG-B碼進(jìn)行解調,便能產(chǎn)生出系統所需的標準時(shí)間和各種控制信號,然后再存儲到相應的雙端口RAM中。

1 系統整體硬件設計
IRIG(Inter-Range Instrumentation Group)是美國靶場(chǎng)司令部委員會(huì )的下屬機構,稱(chēng)為“靶場(chǎng)時(shí)間組”。IRIG-B碼(DC)以其實(shí)際的優(yōu)越性能而成為時(shí)統設備最佳選擇的標準碼型。IRIG時(shí)間標準有兩大類(lèi):一類(lèi)是并行時(shí)間碼格式,這類(lèi)碼由于是并行格式,傳輸距離較近,且是二進(jìn)制,因此遠不如串行格式廣泛;另一類(lèi)是串行時(shí)間碼,共有六種格式,即A、B、D、E、G、H。它們的主要差別是時(shí)間碼的幀速率不同,B碼的主要特點(diǎn)是時(shí)幀速率為1幀/s;而且攜帶信息量大,經(jīng)譯碼后可獲得1、10、100、1000 c/s的脈沖信號和BCD編碼的時(shí)間信息及控制功能信息;此外,B碼的分辨率高,調制后的B碼帶寬能適用于遠距離傳輸,它分為直流、交流兩種,而且接口標準化,國際通用。
IRIG-B碼編碼器由時(shí)鐘脈沖發(fā)生器模塊、標準時(shí)間形成模塊、BCD碼轉換模塊、并串轉換、直流碼形成模塊和交流碼模塊組成,其編碼器硬件設計總體框圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/191278.htm

a.JPG


IRIG-B解碼器則由鎖相環(huán)PLL模塊、IRIG-B解碼模塊、雙端口RAM、RAM控制模塊等組成。其解碼硬件的設計框圖如圖2所示。

b.JPG



上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: IRTG-B FPGA 編解碼器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>