基于FPGA和LabView的遙測信號模擬源設計
2 系統設計
本設計主要由兩部分組成:上位機LabView和下位機FPGA。
2.1 方案設計
以LabView為軟件開(kāi)發(fā)平臺開(kāi)發(fā)人機交互界面,FPGA接受上位機命令以可變頻率固定格式循環(huán)發(fā)送上位機傳送的數據。設計流程,如圖3所示。本文引用地址:http://dyxdggzs.com/article/191246.htm
2.2 上位機設計
上位機用LabView設計人機交互界面,計算出頻率累加字K,通過(guò)I/O卡向下位機傳送數據和命令。主要傳送以下幾個(gè)方面:圖像數據、數字量信息字、幀頭校驗字、發(fā)送校驗字和K。其程序面板,如圖4所示。
2.3 下位機設計
下位機通過(guò)I/O卡接受上位機傳輸的數據和命令,并將待發(fā)送數據存儲到單口RAM中,接收上位機開(kāi)始命令后以可變頻率、固定格式循環(huán)發(fā)送存儲在單口RAM中的數據。數據傳輸格式如下:一幀數據130行,每行包括128 Byte。每幀數據開(kāi)始發(fā)送時(shí),先發(fā)送幀頭校驗字,然后再發(fā)送圖像數據。圖像數據發(fā)送完畢后,緊接著(zhù)發(fā)送校驗字,再發(fā)送數字量信息字。下位機硬件框圖如圖5所示。
評論