<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于A(yíng)DSP-TS201S的多DSP并行系統設計

基于A(yíng)DSP-TS201S的多DSP并行系統設計

作者: 時(shí)間:2010-11-30 來(lái)源:網(wǎng)絡(luò ) 收藏


摘要:為滿(mǎn)足寬帶雷達信號處理對處理速度和實(shí)時(shí)性的要求,提出一種基于4片A-TS201S的并行系統設計。通過(guò)分析比較3種A-TS2 01S的并行處理結構,結合實(shí)際需求,采用外部總線(xiàn)共享與鏈路口混合耦合的多DSP并行處理系統方案。在設計中,利用實(shí)現數據傳輸和CPCI接口的邏輯控制。經(jīng)驗證,該系統具有運算能力強、片間通信靈活、并行處理效率高等優(yōu)點(diǎn)。
關(guān)鍵詞:多DSP并行系統;ADSP-TS201S;;CPCI接口

0 引言
在寬帶雷達信號處理中,存在諸如回波采樣率高、脈沖壓縮(匹配濾波)運算量大、處理流程復雜、實(shí)時(shí)高分辨目標檢測困難等一系列問(wèn)題。針對這些問(wèn)題,采用通 用計算機平臺難以應對運算量大和實(shí)時(shí)性等高要求,因此,需采用專(zhuān)用的數字信號處理器(DSP)來(lái)進(jìn)行高速運算。盡管當前的數字信號處理器已達到較高水平, 但單片DSP芯片的處理能力還是不能滿(mǎn)足寬帶雷達的性能要求,需要引入并行處理技術(shù),在本設計中使用4片DSP芯片組成并行處理系統。另外,為充分發(fā)揮 DSP芯片在復雜算法處理上的優(yōu)勢及在大數據量的底層算法上的優(yōu)勢,設計了一種基于FPGA控制的多DSP并行處理系統。

1 系統設計
基于FPGA控制的多DSP并行處理系統的原理圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/151299.htm

a.JPG
整個(gè)雷達信號處理系統以高可靠性CPCI工控機為平臺,內置不同功能的信號處理板。板間的數據傳輸通過(guò)CPCI接口完成。根據雷達信號處理系統的任務(wù)分 配,本系統負責完成中頻數字信號的處理。根據前端信號采集板輸出數據的不同,數據將以串行或并行的方式輸送到本系統中。其中,串行信號通過(guò)CPCI的J3 口以差分的形式直接傳輸給DSP2,然后在4片DSP芯片間按照預定的算法進(jìn)行任務(wù)分配和并行處理,處理完畢后通過(guò)DSP4寫(xiě)入兩片擴展連接成32輸出方 式的FIFO中,此時(shí),FPGA直接從FIFO中讀取數據,完成與CPCI接口芯片PCI9656的時(shí)序轉換后將數據發(fā)送到PCI9656,通過(guò)CPCI 總線(xiàn)經(jīng)J1和J2口傳輸到雷達系統的其他功能模塊。對于并行信號而言,32位帶寬的信號首先通過(guò)J3口發(fā)送到F-PGA內部寄存器中FPGA接收到數據后 將數據寫(xiě)入輸入緩存區,并在完成一幀后給并行DSP輸出中斷。當并行DSP采樣到中斷后,從數據緩存區讀取數據,完成處理后,將數據傳輸到緩存 區,FPGA再通過(guò)相同的處理方式經(jīng)CPCI接口的J1口和J2口將數據傳輸到雷達系統的其他功能模塊。


上一頁(yè) 1 2 3 4 下一頁(yè)

關(guān)鍵詞: DSP FPGA

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>