<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 設計應用 > 基于Xilinx ISE的DDR SDRAM控制器的設計與實(shí)現

基于Xilinx ISE的DDR SDRAM控制器的設計與實(shí)現

作者:?jiǎn)瘟⒊?謝雪松,李超 時(shí)間:2012-02-09 來(lái)源:電子產(chǎn)品世界 收藏

  在高速信號處理系統中,需要緩存高速、大量的數據,的選擇與應用已成為系統實(shí)現的關(guān)鍵所在。是一種高速CMOS、動(dòng)態(tài)隨機訪(fǎng)問(wèn),它采用雙倍數據速率結構來(lái)完成高速操作。一個(gè)時(shí)鐘周期只能傳輸一個(gè)數據位寬的數據,因此在相同的數據總線(xiàn)寬度和工作頻率下,的總線(xiàn)帶寬比DDR SDRAM的總線(xiàn)帶寬提高了一倍。

本文引用地址:http://dyxdggzs.com/article/128748.htm

  DDR SDRAM控制器工作原理

  DDR SDRAM也是利用內部電容的電荷來(lái)記憶數據信息的,但電容的電荷會(huì )隨著(zhù)時(shí)間而泄露,所以要在數據信息變得難以辨認之前完成數據刷新(更新),也即將數據讀出(但并不送到芯片管腳上)再寫(xiě)入,其一般是周期性的,整個(gè)進(jìn)行一次刷新的時(shí)間間隔為刷新周期。在刷新期間,不允許進(jìn)行數據的讀寫(xiě)操作。SDRAM的存儲體是按照行列組織的二維矩陣,而刷新操作按行進(jìn)行,每次對一行的數據同時(shí)讀出、放大、整形和再寫(xiě)入。根據標準規定,DDR SDRAM的每一行都必須在64ms以?xún)人⑿乱淮?。DDR SDRAM有自動(dòng)刷新和自刷新兩種刷新模式,且在每次突發(fā)讀取時(shí),都會(huì )自動(dòng)預充電。DDR SDRAM芯片在上電后必須由一個(gè)初始化操作來(lái)配置DDR SDRAM的模式寄存器,模式寄存器的設置決定了DDR SDRAM的刷新模式。系統上電復位,SDRAM進(jìn)入持續約200ms的初始化階段之后,首先利用PCH指令對1個(gè)或4個(gè)BANK進(jìn)行預充電,然后利用REF指令進(jìn)行8次自動(dòng)刷新,最后利用MRS指令配置DDR SDRAM進(jìn)入所需工作模式,至此初始化階段完成。其后進(jìn)行數據存取操作,首先利用ACT命令打開(kāi)一行(也稱(chēng)行有效),然后利用RD或WR命令進(jìn)行單個(gè)讀寫(xiě)或突發(fā)讀寫(xiě),一行完成要用PCH指令關(guān)閉該行,開(kāi)始下一行數據存取操作依次循環(huán),直至完成所有工工作。BANK激活命令后必須等待大于tCRD(SDRAM的RAS到CAS的延遲指標)時(shí)間后,發(fā)出寫(xiě)命令。CL(CAS潛伏期)個(gè)工作時(shí)鐘,要向SDRAM發(fā)出預充值命令(PRECHARGE)命令,關(guān)閉已激活頁(yè)。等待tRP時(shí)間關(guān)閉已激活頁(yè)。SDRAM的基本寫(xiě)操作也需要控制線(xiàn)和地址線(xiàn)相配合發(fā)出一系列命令完成。先發(fā)出激活命令(ACTIVE),并鎖存相應BANK地址(BA0,BA1)和行地址(A0~A12給出)BANK激活命令必須大于tRCD的時(shí)間后,發(fā)出寫(xiě)命令字寫(xiě)命令可以立即寫(xiě)入,需寫(xiě)入數據據依次送到DQ(數據線(xiàn))上。在最后一個(gè)數據寫(xiě)入后延遲tWR時(shí)間。發(fā)出預充值命令,關(guān)閉已激活頁(yè)。等待tRP時(shí)間后,可以展開(kāi)下一次操作。寫(xiě)操作分為突發(fā)寫(xiě)和非突發(fā)寫(xiě)兩種。突發(fā)長(cháng)度同讀操作。寫(xiě)操作控制時(shí)序如圖1所示,讀操作所等待的時(shí)鐘個(gè)數由tRCD、tRP、tWR的最小值和工作周期決定。

存儲器相關(guān)文章:存儲器原理


電荷放大器相關(guān)文章:電荷放大器原理


關(guān)鍵詞: 存儲器 DDR SDRAM

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>