SoC為超大規模IC的必然趨勢
如今片上系統(SoC)技術(shù)已成為當今超大規模IC的發(fā)展趨勢,在移動(dòng)通信終端以及消費電子產(chǎn)品中得到了廣泛的應用。SoC的設計技術(shù)包括IP復用、低功耗設計、可測性設計、深亞微米的物理綜合、軟硬件協(xié)同設計等,包含三大基本要素:一是多核、低功耗的設計;二是多種類(lèi)IP的重用與集成;三是針對多種應用的可重配置軟件。SoC設計面臨的技術(shù)挑戰不僅與此相關(guān),同時(shí)也需要設計公司、EDA工具供應商、晶圓制造廠(chǎng)等的通力協(xié)作。
本文引用地址:http://dyxdggzs.com/article/113832.htm新驗證和互連技術(shù)應對挑戰
“多類(lèi)IP的重用與集成”是縮短SoC產(chǎn)品上市時(shí)間的一個(gè)重要手段。一個(gè)典型的SoC可能包含應用處理器、數字信號處理器、存儲器、控制器、外設接口等多種模塊。有了這些IP,設計者就可以將所有的IP模塊組合成為一個(gè)高效的SoC系統。所以,SoC的設計可以大致歸納為尋找合適的IP、設計關(guān)鍵模塊、組合IP模塊,設計難題也源于此。
Cadence中國區總經(jīng)理劉國軍對《中國電子報》記者表示:“隨著(zhù)芯片設計采用更先進(jìn)的工藝技術(shù),芯片規模越來(lái)越大,對IP的需求越來(lái)越多,IP的重要程度也越來(lái)越高。目前有不同的IP來(lái)源和不同的代工廠(chǎng),如何集成和驗證IP特別是驗證IP的質(zhì)量,成為大規模SoC設計中一個(gè)越來(lái)越重要的問(wèn)題。”而中星微電子CTO楊曉東也指出,SoC芯片復雜,很多功能精確定義較難,不少功能是以軟硬件配合實(shí)現的,驗證工作是一個(gè)巨大挑戰。劉國軍表示:“產(chǎn)業(yè)界需要重點(diǎn)解決兩大問(wèn)題:一是指定晶圓代工廠(chǎng)如何驗證IP,了解它的可靠性;二是如何知道IP的質(zhì)量。”
晶圓代工廠(chǎng)是解決這一問(wèn)題不可或缺的角色。中芯國際集成電路制造有限公司總裁兼首席執行官王寧國指出,IP庫的建設必須以終端市場(chǎng)及應用為第一指標,除了低功耗和高性能之間的權衡之外,各種不同的應用領(lǐng)域如手機或個(gè)人電腦也需要不同應用的IP。中芯國際在IP庫建設方面的整體投資方向是以中國市場(chǎng)為導向的,IP除了自主研發(fā)外,還吸收市場(chǎng)上成熟的IP。中芯國際會(huì )對IP進(jìn)行嚴格的工藝驗證,以確保其質(zhì)量與一致性。
同時(shí),SoC中各種IP之間的通信變得極為復雜,解決SoC與外部DRAM子系統之間的互連堵塞問(wèn)題成為中國IC設計企業(yè)面臨的瓶頸。SONICS公司首席執行官Grant Pierce對《中國電子報》記者表示,由于中國IC設計公司設計的消費電子SoC集成了CPU、DSP、音視頻等IP,這些IP共享外部同一個(gè)DRAM子系統,這會(huì )出現互連堵塞。而且,隨著(zhù)視頻應用需求的快速增加,這種堵塞變得越來(lái)越嚴重。Grant Pierce還指出,大規模SoC設計面臨的一大挑戰還在于最大可能地降低系統成本,在SoC的成本構成中絕大部分來(lái)自DRAM,因此要降低成本,就要提高DRAM的使用效率,減少其使用數量。SONICS針對此研發(fā)了MemMax AMP軟IP產(chǎn)品,可大幅提升存儲器帶寬的利用率,幫助中國IC設計公司克服存儲器子系統的瓶頸問(wèn)題。
低功耗設計要從RTL開(kāi)始
SoC設計理念還有一大要素是多核、低功耗,它是SoC的優(yōu)勢所在。“SoC設計需要考慮數字、模擬、射頻電路的混合,考慮封裝、功耗、散熱等挑戰。”中星微電子CTO楊曉東提到。SoC的典型工作頻率一般都在幾十兆到幾百兆赫茲,本身的功耗就比通用處理器小很多。此外,它還可以通過(guò)芯片架構、軟件的優(yōu)化以及合適工藝的選取等種種控制策略,降低SoC的功耗。
在低功耗設計上,劉國軍強調,真正的低功耗設計從RTL就應該開(kāi)始,這一點(diǎn)非常關(guān)鍵。他進(jìn)一步解釋說(shuō),從前端就開(kāi)始優(yōu)化的效果與到后端才開(kāi)始優(yōu)化是非常不同的。如果等到芯片實(shí)現的時(shí)候再考慮功耗優(yōu)化問(wèn)題,這時(shí)所能降低功耗的程度就很有限了。而從前端設計就開(kāi)始考慮功耗優(yōu)化,那么到了后端,這種效果就會(huì )成倍地顯現出來(lái)。在這一理念之下,Cadence建立了完整的低功耗設計流程,在每個(gè)環(huán)節都提供低功耗的設計方法和工具。而Cadence的低功耗驗證流程在邏輯和實(shí)現等環(huán)節都會(huì )考慮功耗問(wèn)題,目前這一設計流程在移動(dòng)設備芯片的設計上獲得了成功。
評論