<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx

賽靈思發(fā)布嵌入式FPGA程序員雙認證

  •    可編程平臺領(lǐng)導廠(chǎng)商賽靈思在上海市職業(yè)技能鑒定中心的支持下,針對雙方聯(lián)合打造的計算機程序員(嵌入式FPGA方向)(三級)雙認證項目,在市北高新技術(shù)服務(wù)業(yè)園區舉行了主題為“FPGA加速中國‘智’造,擁抱嵌入式計算新紀元”的新聞發(fā)布會(huì )。該項目將國家證書(shū)的權威性與FPGA發(fā)明者美國賽靈思公司的嵌入式計算平臺的前瞻性完美結合,開(kāi)辟了嵌入式計算創(chuàng )新型人才培訓的嶄新模式?! ≠愳`思公司總裁兼CEO Moshe Gavrielov 與上海市職業(yè)技能鑒定中心領(lǐng)導在現場(chǎng)為首批順利
  • 關(guān)鍵字: Xilinx  FPGA  嵌入式  

賽靈思發(fā)布ISE 13.4 設計套件

  •    全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司日前宣布推出 ISE 13.4設計套件。該設計套件可提供對 MicroBlaze 微控制器系統 (MCS) 的公共訪(fǎng)問(wèn)功能、面向 28nm 7 系列 FPGA 的全新 RX 裕量分析和調試功能,以及支持面向 Artix-7 系列和 Virtex -7 XT 器件的部分可重
  • 關(guān)鍵字: Xilinx  FPGA  ISE  

賽靈思第一批7系列FPGA目標設計平臺上市

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司宣布推出其首批用于加速?28nm?7?系列FPGA系統開(kāi)發(fā)與集成能力提升的目標設計平臺。賽靈思針對?FPGA?系統設計和集成的目標設計平臺方法提供了業(yè)界最全面的開(kāi)發(fā)套件,包括開(kāi)發(fā)板、ISE?設計套件工具、IP?核、參考設計和?FPGA?夾層卡?(FMC),能幫助設計人員立即啟動(dòng)應用開(kāi)發(fā)?! ⌒滦?Virtex?-7?FPGA?VC
  • 關(guān)鍵字: Xilinx  FPGA  FMC  

賽靈思7系列FPGA實(shí)現3D和4K2K逼真顯示

  • ?  全球可編程平臺領(lǐng)導廠(chǎng)商賽靈思公司日前宣布推出基于?28?nmKintex-7?FPGA?的全新目標參考設計和全新開(kāi)發(fā)基板,以加速新一代?3D?和?4K2K?顯示技術(shù)的開(kāi)發(fā),旨在為消費者帶來(lái)更加豐富的沉浸式體驗。在全球最大的消費電子展會(huì )?2012?國際消費電子展(CES)上,參會(huì )人員可蒞臨賽靈思?MP25556?號展臺,觀(guān)看這些與高級賽靈思聯(lián)盟計劃成員東京電子器件有限公司(
  • 關(guān)鍵字: Xilinx  FPGA  Kintex-7  

第八屆Digilent Design Contest中國區大賽圓滿(mǎn)結束

  •     關(guān)鍵詞:?  2012年6月9日,第八屆Digilent?Design?Contest中國區決選圓滿(mǎn)結束。本次大賽由上海德致倫電子科技有限公司(Digilent?China)主辦,Xilinx大學(xué)計劃部、Cypress大學(xué)計劃部和Microchip大學(xué)計劃部承辦。上海德致倫電子科技有限公司總裁趙峰博士、美國Digilent公司技術(shù)總監Josh?Pederson、上海理工大學(xué)教授簡(jiǎn)獻忠老師、Xilinx資深工程師陸佳華先生和上海德致倫技術(shù)主管姚琪先生
  • 關(guān)鍵字: Xilinx  上海德致倫  FPGA  

第八屆“Digilent”杯國際電子設計大賽中國區選拔賽暨“開(kāi)源創(chuàng )新電子設計大賽”拉開(kāi)帷幕

  • ?  “Digilent”杯國際電子設計大賽,是Digilent公司為了鼓勵學(xué)生創(chuàng )新精神,推動(dòng)最新電子技術(shù)普及而舉辦的一個(gè)重要活動(dòng)。隨著(zhù)Digilent公司業(yè)務(wù)的拓展,Digilent電子設計大賽,已然從美國走向歐洲,并進(jìn)而走入印度、中國與日本。今天,“Digilent”杯國際電子設計大賽已經(jīng)進(jìn)入第八個(gè)年頭了,該大賽本身的影響力已經(jīng)遠遠超過(guò)了Digilent的硬件產(chǎn)品的影響力,吸引了來(lái)自世界各地的莘莘學(xué)子,競相報名參賽,期盼同臺競技,而中國與美國的參與熱度格外之高,也就有了本屆大賽的主題“中美大
  • 關(guān)鍵字: Digilent  Xilinx  DEMO  

第八屆“Digilent”杯國際電子設計大賽暨“中美大學(xué)生電子設計對抗賽”拉開(kāi)帷幕

  • ?  “Digilent”杯國際電子設計大賽,是Digilent公司為了鼓勵學(xué)生創(chuàng )新精神,推動(dòng)最新電子技術(shù)普及而舉辦的一個(gè)重要活動(dòng)。隨著(zhù)Digilent公司業(yè)務(wù)的拓展,Digilent電子設計大賽,已然從美國走向歐洲,并進(jìn)而走入印度、中國與日本。今天,“Digilent”杯國際電子設計大賽已經(jīng)進(jìn)入第八個(gè)年頭了,該大賽本身的影響力已經(jīng)遠遠超過(guò)了Digilent的硬件產(chǎn)品的影響力,吸引了來(lái)自世界各地的莘莘學(xué)子,競相報名參賽,期盼同臺競技,而中國與美國的參與熱度格外之高,也就有了本屆大賽的主題“中美大
  • 關(guān)鍵字: Digilent  Xilinx  FPGA  

ZYNQ嵌入式處理器與FPGA集成的獨特創(chuàng )舉

  •   摘要:Xilinx的EPP(可擴展處理平臺)——Zynq-7000系列將業(yè)界標準的ARM雙核Cortex-A9?MPCore處理系統與Xilinx可擴展的28nm?FPGA架構整合在一起,在單一芯片上集成了“嵌入式處理器+FPGA”等性能?! ∫浴 ∪蚩删幊唐脚_領(lǐng)導廠(chǎng)商賽靈思(Xilinx)公司今年的市場(chǎng)重點(diǎn)是28nm的7系列產(chǎn)品及Zynq。不久前,Xilinx公司才宣布開(kāi)始向客戶(hù)出貨首款?Zynq可擴展處理平臺(EPP)。那么,Zynq是什么樣的產(chǎn)品?為何Xilin
  • 關(guān)鍵字: Xilinx  ARM  處理器  

Zynq-7000 EPP 生態(tài)系統

  •    Xilinx 致力于提供穩定可靠的嵌入式軟件與工具生態(tài)系統,用以支持 Zynq?-7000 EPP 嵌入式解決方案,領(lǐng)域涉及操作系統 (OS)、實(shí)時(shí)操作系統 (RTOS)、編譯器和調試器、網(wǎng)絡(luò )堆疊、中間件、協(xié)同設計與協(xié)同驗證、視頻與音頻 IP 核。 Zynq-7000 EPP 生態(tài)系統將這些組成元素整合成為完整的解決方案,既可以加速熟練用戶(hù)的開(kāi)發(fā)工作,又可以簡(jiǎn)化新用戶(hù)使用 
  • 關(guān)鍵字: Xilinx  Zynq-7000  RTOS  

Zynq-7000 EPP 開(kāi)發(fā)平臺

  •     關(guān)鍵詞:   Xilinx 同時(shí)提供傳統硬件開(kāi)發(fā)平臺和虛擬開(kāi)發(fā)平臺。物理硬件與虛擬硬件的組合具有如下優(yōu)勢,包括:立即啟動(dòng)硬件、固件與軟件設計工作,減少對跨職能團隊的依賴(lài);更早的系統集成;更快的項目完成速度?! ∮布_(kāi)發(fā)平臺  Xilinx 目標設計平臺包含立即啟動(dòng)系統設計、軟件、固件開(kāi)發(fā)與硬件設計所需的所有硬件、工具、IP核、電纜以及電源供應?! 〔榭此?nbsp;Zynq?-7000 EPP 系列套件  Xilinx Zynq-700
  • 關(guān)鍵字: Xilinx  Zynq-7000  HDMI  

Zynq-7000 EPP 開(kāi)發(fā)工具

  •    用于定制開(kāi)發(fā)工作的端到端工具  Xilinx 工具全面支持 Zynq?-7000 EPP 系統設計、軟件 和 固件開(kāi)發(fā)以及 硬件設計。由于這些工具能夠將不同部門(mén)間的依賴(lài)度降到最低,所以各個(gè)項目小組在架構確定到最終部署這一過(guò)程中,可以同步完成軟件、固件和硬件的開(kāi)發(fā)工作。點(diǎn)擊以下圖表,了解 Xilinx 工具為每項工程設計任務(wù)所帶來(lái)的優(yōu)勢?! ∽⒁猓簶擞浶翘?nbsp;(*) 的任務(wù)已經(jīng)過(guò)預先配
  • 關(guān)鍵字: Xilinx  架構  Zynq-7000  EPP  

XUP-Digilent TTP第二、三期培訓成功舉辦

  •    XUP(Xilinx大學(xué)計劃部)攜手Digilent China(上海德致倫)舉辦TTP(Target Teaching Platform)課程培訓。第二、三期培訓于4月7日、4月8日成功舉辦?! ⒓拥诙?、三期培訓的教授與工程師分別來(lái)自常熟理工學(xué)院、復旦大學(xué)、國防科技大學(xué)、華東師范大學(xué)、華中科技大學(xué)、上海交通大學(xué)、中科院上海微系統與信息技術(shù)研究所?! ilinx資深工程師陸佳華先生介紹了Xilinx最新技術(shù),Xilinx ATP講師、上海德致倫總
  • 關(guān)鍵字: 德致倫  Xilinx  XUP  

Xilinx展示電信級All Programmable FPGA和SoC以太網(wǎng)解決方案

  •    All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司在西班牙巴塞羅那舉行的2012年電信級以太網(wǎng)世界大會(huì )(Carrier Ethernet World Congress 2012)上展示了All Programmable技術(shù)在電信級光學(xué)網(wǎng)絡(luò )中的優(yōu)勢。賽靈思屆時(shí)將重點(diǎn)介紹面向電信級以太網(wǎng)應用的產(chǎn)品系列,展示其如何為具有40G至400G高端口密度的新一代電信級高帶寬通信平臺網(wǎng)絡(luò )實(shí)現系統集成?! ≠愳`思技術(shù)專(zhuān)家和企業(yè)高管出
  • 關(guān)鍵字: Xilinx  以太網(wǎng)  FPGA  

Xilinx首批Artix7 FPGA正式出貨

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司日前宣布其旗下首批Artix?-7 FPGA 系列產(chǎn)品正式出貨。該新型器件將FPGA 技術(shù)的觸角延伸至那些小型、低成本可編程器件,然而性能傳統上卻只有Virtex? FPGA才能滿(mǎn)足的高性能應用領(lǐng)域。隨著(zhù)Artix-7 FPGA的發(fā)貨,不論是便攜式醫療設備、手持無(wú)線(xiàn)電設備、小型蜂窩基站,還是眾多分別采用其各種技術(shù)架構的尖端專(zhuān)業(yè)級應用,其制造商們現在都能利用高端 All
  • 關(guān)鍵字: Xilinx  FPGA  Artix-7  

Xilinx豐富FEC IP核鼎助網(wǎng)絡(luò )運營(yíng)商降低運營(yíng)和資本支出

  • ?  All?Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx,?Inc.?(NASDAQ:XLNX)?)在摩納哥格里馬爾迪會(huì )議中心舉行的?2012?年?WDM?和下一代光網(wǎng)絡(luò )大會(huì )上宣布推出前向糾錯?(FEC)?IP?核的延伸系列。該系列產(chǎn)品包括?GFEC、eFEC?和高增益?FEC(xFEC)解決方案,用于控制信號傳輸錯誤,延長(cháng)傳輸
  • 關(guān)鍵字: Xilinx  FPGA  FEC  
共721條 15/49 |‹ « 13 14 15 16 17 18 19 20 21 22 » ›|

xilinx介紹

Xilinx ZYNQ技術(shù)中心 一、Xilinx公司介紹   Xilinx是全球領(lǐng)先的可編程邏輯完整解決方案的供應商。Xilinx研發(fā)、制造并銷(xiāo)售范圍廣泛的高級集成電路、軟件設計工具以及作為預定義系統級功能的IP(Intellectual Property)核??蛻?hù)使用Xilinx及其合作伙伴的自動(dòng)化軟件工具和IP核對器件進(jìn)行編程,從而完成特定的邏輯操作。Xilinx公司成立于 1984年,Xilinx首創(chuàng )了現場(chǎng)可編程邏輯陣列 [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>