<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

啤酒生產(chǎn)線(xiàn)的啤酒瓶自動(dòng)檢驗設備

  • 本設備是啤酒生產(chǎn)線(xiàn)整線(xiàn)自動(dòng)化中的關(guān)鍵檢驗裝置,主要用來(lái)檢驗啤酒瓶的質(zhì)量,包括破口,瓶壁帶有霉斑、拉絲、異物、火堿等。本設備基于機器視覺(jué)技術(shù),通過(guò)FPGA實(shí)現。設備通過(guò)攝像頭實(shí)時(shí)獲得生產(chǎn)線(xiàn)上的啤酒瓶照片,針對不同的質(zhì)量問(wèn)題,通過(guò)相應的圖像分析與識別算法,得出檢驗結果,并將存在質(zhì)量問(wèn)題的啤酒瓶自動(dòng)處理、記錄。
  • 關(guān)鍵字: 啤酒瓶自動(dòng)檢驗  matlab  FPGA  Spartan3E  

符合ISO/IEC18000-6C標準的RFID讀寫(xiě)器數字基帶系統設計

  • RFID(射頻識別,Radio Frequency Identification)是一種非接觸式的自動(dòng)識別技術(shù),它利用射頻信號自動(dòng)識別目標對象并獲取相關(guān)信息。本項目針對現有的RFID讀寫(xiě)器具有體積大和不容易升級的缺點(diǎn),采用高性能FPGA實(shí)現基于ISO/IEC18000-6C標準的RFID讀寫(xiě)器數字基帶系統設計。
  • 關(guān)鍵字: RFID  讀寫(xiě)器  數字基帶  FPGA  MicroBlaze  

多路數字視頻光纖傳輸系統的設計,軟硬件架構

  • 項目的內容是設計了一種多路數字視頻光纖傳輸系統,典型的設計是8路數字視頻的光纖傳輸,技術(shù)上主要的利用數據壓縮和時(shí)分復用技術(shù)實(shí)現多路數字視頻的實(shí)時(shí)傳輸
  • 關(guān)鍵字: 數字視頻光纖傳輸系統  LZW壓縮算法  FPGA  

DIY微型快速尿液分析儀,系統解決方案

  • 現有的自動(dòng)化尿液分析儀往往具有體積大、價(jià)格高、檢測時(shí)間長(cháng)的不足,隨著(zhù)國民經(jīng)濟和人們生活水平的提高,普通百姓對家用醫療儀器的需求正不斷增長(cháng)。因此, 我們有必要設計一種基于嵌入式的便攜式微型尿液分析儀,具有體積小、價(jià)格低、檢測方便快速的優(yōu)點(diǎn),滿(mǎn)足廣大家庭用戶(hù)的健康需要。該尿液分析儀具有廣闊的市場(chǎng)前 景。
  • 關(guān)鍵字: 尿液分析儀  LPC2148  FPGA  SED1330  

JPEG實(shí)時(shí)編解碼系統的設計方案,軟硬件實(shí)現

  • 本設計主要有兩大部分組成:第一部分為圖像編碼服務(wù)器端,第二部分為圖像解碼客戶(hù)端。對于圖像編碼服務(wù)器端可分為:圖像采集模塊、JPEG編碼模塊、網(wǎng)絡(luò )(Internet)傳輸數據模塊(包括壓縮碼流和控制指令傳輸及接收);對于圖像解碼客戶(hù)端可分為:JPEG解碼模塊、VGA顯示模塊。在軟硬件結合控制下,實(shí)現服務(wù)器端進(jìn)行圖像的采集,通過(guò)Interne
  • 關(guān)鍵字: JPEG  實(shí)時(shí)編解碼  FPGA  圖像采集  

函數信號發(fā)生器和示波器二合一儀器設計,提供源碼

  • 采用Xilinx的FPGA來(lái)實(shí)現主控制器。Xilinx的FPGA的內部IP核可以方便的產(chǎn)生DDS波形,這樣就方便我們能夠更好的產(chǎn)生想要的波形。
  • 關(guān)鍵字: 函數信號發(fā)生器  示波器  FPGA  

輕松實(shí)現3D圖形處理的設計技巧

  • 3D圖形繪制技術(shù)的本質(zhì),是通過(guò)一系列算法來(lái)模擬自然界中物體在人眼中成像的過(guò)程,算法從幾何建模、空間變換到計算空間中每個(gè)點(diǎn)的光照、陰影以及紋理等等。算法越趨近真實(shí),物體的繪制效果也越逼真。顯然,以有限性能的數字系統去還原真實(shí)的自然界是極其困難的,考慮的因素越多越細,系統的復雜度越高,實(shí)時(shí)性越低。
  • 關(guān)鍵字: 3D圖形處理  掃描光柵  FPGA  頂點(diǎn)處理器  

嵌入式系統VGA顯示接口的系統實(shí)現,軟硬件解決方案

  • 在許多嵌入式系統中,為了實(shí)現良好的人機界面,這就對系統的MCU和顯示設備提出了更高的要求。若能用低速的MCU實(shí)現和PC機類(lèi)似的顯示效果,將會(huì )大幅度提高產(chǎn)品的附加值。
  • 關(guān)鍵字: VGA  嵌入式系統  顯示接口  FPGA  

磁懸浮電機數字控制器解決方案,提供器件選型

  • 設計了一個(gè)基于模糊控制的變參數PID控制器,利用模糊控制的專(zhuān)家推理能力,實(shí)時(shí)調整PID的系數,以FPGA硬件電路實(shí)現算法程序,以改善磁懸浮電機控制系統的控制品質(zhì)。
  • 關(guān)鍵字: 磁懸浮電機  數字控制器  FPGA  

一種基于FPGA的T-MPLS網(wǎng)絡(luò )Gb/s核心節點(diǎn)的設計

  • 主要內容是為實(shí)現T-MPLS技術(shù)于傳送網(wǎng)絡(luò )中的應用。新的面向連接的分組傳送技術(shù)T-MPLS中,高速率的數據轉發(fā)交換是其實(shí)現的關(guān)鍵。項目設計了一種基于FPGA的四端口千兆速率T-MPLS交換芯片的實(shí)現方案,用以完成T-MPLS網(wǎng)絡(luò )中數據交換轉發(fā),同時(shí)在邊緣節點(diǎn)完成業(yè)務(wù)的上下路,并進(jìn)一步完成網(wǎng)絡(luò )控制和管理平面的設計。
  • 關(guān)鍵字: T-MPLS網(wǎng)絡(luò )  核心節點(diǎn)  FPGA  VIIPro  

基于軟件無(wú)線(xiàn)電的通信系統試驗平臺的設計實(shí)現,軟硬件原理、架構

  • 本項目為一個(gè)基于 DSP 和 FPGA 的軟件無(wú)線(xiàn)電實(shí)驗平臺。是由可編程器件 DSP 和可重構邏輯器件 FPGA 搭建而成的,可提供了一個(gè)良好的數字無(wú)線(xiàn)通信環(huán)境,可以將多種調制解調算法在實(shí)驗平臺上實(shí)現,并能實(shí)現多種模式之間的切換。為學(xué)生可能通過(guò)自主編程來(lái)實(shí)現通信系統的相關(guān)功能,有助于學(xué)習和鞏固相關(guān)知識。
  • 關(guān)鍵字: 軟件無(wú)線(xiàn)電  通信系統  FPGA  QPSK  Spartan3E  

基于FPGA的指紋識別模塊設計

  • 本模塊采用xilinx公司的Spartan 3E系列XC3S500E型FPGA作為核心控制芯片,通過(guò)富士通公司的MFS300滑動(dòng)式電容指紋傳感器對指紋圖象進(jìn)行提取,然后對提取的指紋圖像進(jìn)行灰度濾波、圖像增強、二值化、二值去噪、細化等預處理,得到清晰的指紋圖象,再從清晰的指紋圖象中提取指紋特征點(diǎn),存入外部FLASH作為建檔模板
  • 關(guān)鍵字: 指紋識別  傳感器  FPGA  

基于FPGA的2.45G RFID閱讀器基帶系統設計,硬件原理、框圖

  • 主要實(shí)現基帶信號處理與信息管理。具體包括:曼徹斯編碼、米勒解碼、GMSK調制/解調、BPSK解調/解調、防碰撞算法、網(wǎng)絡(luò )接口協(xié)議。
  • 關(guān)鍵字: RFID  閱讀器基帶  FPGA  多普勒頻移  數字補償  

數字WCDMA系統數字頻域干擾抵消器方案設計,硬件架構

  • 用FPGA設計完成一個(gè)適用于WCDMA系統的干擾抵消器。目前的進(jìn)展情況:有完備的算法資源和測試數據,已經(jīng)開(kāi)始相關(guān)模塊的實(shí)現。
  • 關(guān)鍵字: WCDMA  Xilinx  頻域干擾抵消器  VirtexII  

基于FPGA的點(diǎn)陣LED顯示屏控制器的設計

  • LED屏幕在現代信息化的社會(huì )里應用越來(lái)越廣泛,而它的靈魂是其內部的控制器。傳統的LED控制器絕大部分是基于單片機設計的,這種控制器在控制單色或雙色點(diǎn)陣是足夠的,但是使用它來(lái)控制多彩色的LED屏和高分辨率的LED屏,是非常困難的。為解決這一問(wèn)題,本文提出了一種基于FPGA的LED點(diǎn)陣屏的控制器設計。
  • 關(guān)鍵字: 控制器  LED顯示  FPGA  
共6799條 90/454 |‹ « 88 89 90 91 92 93 94 95 96 97 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>